电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

PCB高速时钟线处理VIP免费

PCB高速时钟线处理_第1页
1/6
PCB高速时钟线处理_第2页
2/6
PCB高速时钟线处理_第3页
3/6
PCB 高速时钟线处理 2 时钟线的处理 2.1)建议先走时钟线。 2.2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。 2.3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个 2.4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。 2.5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如图 2.5-1所示,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过300MIL。图 2.5-1过孔处的旁路电容 2.6)所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。 2.6.1) 跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面走线,第三层(电源层)有两个电源岛,且第四层的走线必须跨过这两个岛,如图 2.6-1所示。 2.6.2) 跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的走线必须跨过这两个岛。如图 2.6-2所示。 2.6.3) 跨岛出现在地岛与地层之间。此时时钟线在第一层走线,第二层(地层)的中间有一块地岛,且第一层的走线必须跨过地岛,相当于地线被中断。如图2.6-3所示。 2.6.4) 时钟线下面没有铺铜。若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成镜像通路。以图 6.1为例,在两个电源岛之间并靠近跨岛的时钟线,放置一个0.1UF的电容。 2.7)当面临两个过孔和一次穿岛的取舍时,选一次穿岛。 2.8)时钟线要远离 I/O一侧板边 500MIL以上,并且不要和I/O线并行走,若实在做不到,时钟线与 I/O口线间距要大于50MIL。 2.9)时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其他电源面为参考的时钟越少越好,另外,频率大于等于66M的时钟线参考电源面必须为 3.3V电源平面。 2.10)时钟线打线时线间距要大于25MIL。 2.11)时钟线打线时进去的线和出去的线应该尽量远。尽量避免类似图 A和图 C所示的打线方式,采用类似图 B和图 D的打线方式,若时钟线需换层,避免采用图 E的打线方式,采用图 F的打线方式。 2.12) 时钟线连接 BGA等器件时,若时钟线换层,尽量避免采用图 G的走线形式,过孔不要在BGA下面走,最好采用图 H的走线形式。 2.1...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

PCB高速时钟线处理

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部