前言 电子技术课程设计——数字石英钟是采用数字电路实现对时、分、秒的数字显示的计时装置,广泛应用于个人家庭、车站、码头、办公室登公共场所,成为人们日常生活种不可少的必需品。钟表的数字化给人们生产生活带来了极大的方便且大大扩展了钟表原先的报时、校时功能。因此,研究数字钟及扩大其应用有着非常现实的意义。 为了完成这次数字石英钟的设计,我首先是再次熟读数字电子技术基础教材和电工电子实验教程。从这些基础知识的材料中,寻找一些需要用到芯片功能加以巩固,以选择出合适的芯片用于设计。另外,我也再网上搜寻了一些数字钟相关的资料,作为参考,因为是第一次进行电子技术课程设计,刚开始的时候难免有些无从下手的感觉。从他人的设计思路中,也得到了一些提示。 数字钟的总框图由震荡电路、分频电路、译码和显示电路、校时电路、报时电路构成。画出设计框图之后,就是对单元电路的设计和画出原理布线图,最后是根据原理布线图连接芯片。在这个过程中根据遇到的实际问题,要将图进行一些适当修改,再一步步完成连线。 这次课程设计完成了数字钟的基本功能,也让我得到了很多平时理论学习中不能获得的收获。而在个别方面存在的不足还需要在今后的学习中慢慢进步。 第一章 系统概述 1 .1 系统设计思路与总体方案 数字钟计时的标准信号应该是频率相当稳定的1HZ 秒脉冲,所以要设置标准时间源,使用石英晶体振荡器。数字钟计时周期是24 小时,因此必须设置24小时计数器,应由模为60 的秒计数器和分计数器,以及模为24 的时计数器组成,秒、分、时由七段数码管显示。另外,为使数字时钟走时与瞄准时间一致,校时电路是必不可少的。设计中采用开关控制校时直接用秒脉冲先后对时与分进行校时操作。同时,也能够实现整点报时。在从59 分50 秒开始,第51、53、55 和57 秒均发出一次低音“嘟”的信号,第59 秒发出一次高音“嘀”的信号,每次信号持续时间为一秒。在最后一次高音结束之后即达到整点。 1 .2 电路组成 图一 系统框图 1 .3 各功能块的划分与组成 1.3.1 脉冲产生电路 由晶振产生的频率非常稳定的脉冲,经 CC4060分频后,可产生一个频率为2Hz脉冲,再经过一个 JK触发器,可以产生计时所需 1Hz的秒脉冲。 1.3.2 计时电路 由74LS90 做计数器,实现分和秒的60 进制,以及时的24 进制。 1.3.3 译码和显示电路 由74LS47 做译码器,同时连接到七段数码显示管,可以将计时、译码后的数字显...