实验一 逻辑门电路 一、与非门逻辑功能的测试 74LS20(双四输入与非门) 仿真结果 输 入 输出电压(V) 输出逻辑状态 A B C D Y 0 0 0 0 5 1 0 0 0 1 5 1 0 0 1 1 5 1 0 1 1 1 5 1 1 1 1 1 0 0 二、或非门逻辑功能的测试 74LS02(四二输入或非门) 仿真结果: 三、与或非门逻辑功能的测试 74LS51(双二、三输入与或非门) 输 入 输出电压(V) 输出逻辑状态 A B Y 0 0 5 1 0 1 0 0 1 0 0 0 1 1 0 0 仿真结果: 四、异或门逻辑功能的测试 74LS86(四二输入异或门)各一片 仿真结果: 输 入 输 出 A B C D Y 0 0 0 0 1 0 0 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 1 0 二、思考题 1. 用一片 74LS00 实现 Y = A+B 的逻辑功能 ; 2. 用一片 74LS86 设计一个四位奇偶校验电路; 输 入 输 出 A B Y 0 0 0 0 1 1 1 0 1 1 1 0 实验二 组合逻辑电路 一、分析半加器的逻辑功能 二. 验证三线-八线译码器的逻辑功能 输 入 输 出 A B S CO 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 3 . 验证数据选择器的逻辑功能 S1 S2 S3 A2 A1 A0 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 0 φ φ φ φ φ 1 1 1 1 1 1 1 1 φ 1 1 φ φ φ 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 1 1 0 1 1 1 1 0 0 1 0 1 1 1 1 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 4 .思考题 (1 )用两片 74LS138 接成四线-十六线译码器 0 0 0 0 0 0 0 1 0 1 1 1 1 0 0 0 1 1 1 1 (2 )用一片 74LS153 接成两位四选一数据选择器; (3)用一片 74LS153 一片 74LS00 和接成一位全加器 (1)设计一个有A、B、C 三位代码输入的密码锁(假设密码是 011),当输入密码正确时,锁被打开(Y1=1),如果密码不符,电路发出报警信号(Y2=1)。 以上四个小设计任做一个,多做不限。 还可以用门电路搭建 实验三 触发器及触发器之间的转换 1. D 触发器逻辑功能的测试(上升沿) 仿真结果; CP D Sd...