1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。
碎片内容
2011年全国大学生电子设计竞赛简易数字信号传输性能分析仪(E题)【本科组】2011年9月6日摘要本系统基于XilinxSpartan系列FPGA设计的一个简易数字信号传输性能分析仪,ISE环境下使用Verilog语言编程,产生m序列,并且可以数据率10K~100K的变化,从而实现数字信号发生器和为伪随机信号发生器
利用信号经过低通滤波器和对伪随机信号的衰减求和来模拟传输信道
数字信号分析电路利用锁相环来提取同步时钟,以此显示数字信号的眼图
关键词:FPGA;m序列;信道模拟;低通滤波;锁相环;眼图;目录1系统方案
1信号发生模块的论证与选择
2低通滤波器的论证与选择
3电源模块的论证与选择
22系统理论分析与计算
1低通滤波器设计
热爱教学事业,对互联网知识分享很感兴趣