通向FPGA 之路---七天玩转 Altera 之验证篇 V1.0 前言: 网上关于Altera 的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step 的指导如何操作Qu artu s 软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深度, 但也把大部分初学者拒之门外,不知路在何方。 本系列教程的宗旨是在力求全面介绍Altera 及其Qu artu sII 软件原理的基础 上,对何如使用Altera FPGA 进行基础设计、时序分析、验证、优化四大方面进 行讲解。 本篇为验证篇,推荐用两天天时间掌握。 本教程大部分内容参考翻译 altera 官方handbook 和对应的paper 等资料,也 有部分章节系热心网友所创,笔者基本原文引用,只为阅读流畅性做了少许改动, 如造成原作者的不适,可联系笔者删除之。 后记:原本只出了《基础篇》和《时序篇》,而《验证篇》只在小范围内交流。后发现 signaltapII 的使用比较广泛,使用者也较多,故在此放出《验证篇》。这也是本年度最后一篇。最后需要说明一点,本篇没有像前两篇那样做目录,抱歉了:)。 2011.8.27 上海 forev ery ou ng 交流 QQ 群:123035845/91968656 1. 验证及调试工具介绍 2. SignalTapII Logic Analyzer 2.1 设计流程 2.2 配置SignalTapII 2.2.1 指定采样时钟 2.2.2 添加信号 2.2.2.1 综合属性 2.2.2.2 不能使用的信号 2.2.3 添加FSM 状态编码寄存器 2.2.4 选择缓冲捕获模式 2.2.5 使用Storage Qualifier 2.3 定义触发 2.3.1 基本触发 2.3.2 高级触发 2.3.3 触发流控制 2.3.3.1 Sequential 触发 2.3.3.2 State-Based 触发 2.3.3.3 触发流描述语言 2.3.3.4 使用基于状态的Storage Qualifier 2.3.4 上电触发 2.3.5 外部触发 2.3.6 强制触发 2.4 编译设计 2.4.1 使用增量编译 2.4.2 权衡性能和资源 2.4.3 重编译 2.5 编程及运行 2.5.1 编程 2.5.2 运行 2.5.3 状态信息 2.6 FPGA 设计开发中应用仿真技术解决故障的方法 3. SignalProbe 3.1 介绍 3.2 设计流程 3.3 执行 SignalProbe 编译 前言: 网上关于Altera 的教程很多,可谓浩如烟海。大体来说有两类:一是,step by step 的指导如何操作Qu artu s 软件,这类方法的优点是上手快,但却有知其然不知其所以然之惑;二是,从一个很高的起点分析一些具体问题,优点是有深...