半导体封装测试半导体生产流程由晶圆制造、晶圆测试、芯片封装和封装后测试组成。半导体封装测试是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。目录过程形式高级封装实现封装面积最小化表面贴片封装降低 PCB 设计难度插入式封装主要针对中小规模集成电路相关链接过程形式高级封装实现封装面积最小化表面贴片封装降低 PCB 设计难度插入式封装主要针对中小规模集成电路相关链接展开过程封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后,被切割为小的晶片(Die,然后将切割好的晶片用胶水贴装到相应的基板(引线框架架的小岛上,再利用超细的金属(金、锡、铜、铝导线或者导电性树脂将晶片的接合焊盘(Bond Pad 连接到基板的相应引脚(Lead,并构成所要求的电路;然后再对独立的晶片用塑料外壳加以封装保护,塑封之后,还要进行一系列操作,如后固化(Post Mold Cure、切筋和成型(Trim&Form、电镀(Plating 以及打印等工艺。封装完成后进行成品测试,通常经过入检(Incoming、测试(Test 和包装(Packing 等工序,最后入库出货。典型的封装工艺流程为:划片装片键合塑封去飞边电镀打印切筋和成型外观检查成品测试包装出货。编辑本段形式半导体器件有许多封装形式,按封装的外形、尺寸、结构分类可分为引脚插入型、表面贴装型和高级封装三类。从 DIP、SOP、QFP、PGA、BGA 到 CSP 再到SIP,技术指标一代比一代先进。总体说来,半导体封装经历了三次重大革新:第一次是在上世纪 80 年代从引脚插入式封装到表面贴片封装,它极大地提高了印刷电路板上的组装密度;第二次是在上世纪 90 年代球型矩阵封装的出现,满足了市场对高引脚的需求,改善了半导体器件的性能;芯片级封装、系统封装等是现在第三次革新的产物,其目的就是将封装面积减到最小。编辑本段高级封装实现封装面积最小化芯片级封装 CSP几年之前封装本体面积与芯片面积之比通常都是几倍到几十倍,但近几年来有些公司在 BGA、TSOP 的基础上加以改进而使得封装本体面积与芯片面积之比逐步减小到接近 1 的水平,所以就在原来的封装名称下冠以芯片级封装以用来区别以前的封装。就目前来看,人们对芯片级封装还没有一个统一的定义,有的公司将封装本体面积与芯片面积之比小于 2 的定为 CSP,而有的公司将封装本体面积与芯片面积之比小于 1.4 或 1.2 的定为 CSP。目前开发应用最为广泛的是 FBGA 和 QFN 等,主要用于内存和逻辑器件。就目前来看,CSP 的引脚数还不可能太多,从几...