下载后可任意编辑基于 Verilog HDL 的万年历设计与总结报告题目名称: 基于 Verilog HDL 的万年历讨论设计 报告人:_________ __ __________ __院系/年级/专业:_______ ______ 指导老师:_ _ _______ ____ 制作日期:_ __ _基于 Verilog HDL 的万年历摘要基于 Verilog HDL 的万年历设计,主要完成的任务是使用Verilog 语言,在 Quartus2 上完成电路设计,程序开发模拟,基于功能是能够显示/修改年月日时分秒。电路设计模块:分频、控制、时间显示调整、时分秒、年月日、显示控制、译码器。各个模块完成不同的任务,合在一起就构成了万年历电路设计。软件模拟直接下载后可任意编辑在 Quartus2 上进行。 随着科学技术的进展,时间观念越来越重,但是老式的钟表以及日历等时间显示工具已不合时宜。对此,数字钟表的设计有了用武之地。基于 Verilog 的万年历设计,采纳软件开发模拟,开发成本低,而且在功能设计上有了很大的灵活度。同时,该设计的精度远远超过钟表,并且不需要维修。综上所述,本设计具有设计方便、功能多样、电路简洁、成本低廉等优点。符合社会进展趋势,前景宽阔。关键词:万年历,Verilog HDL,Quartus2Based on the design of the calendar Verilog HDL circuitAbstractThe calendar based on FPGA design, the main task is to use Verilog language, in the Quartus2 complete circuit design module is divided into several modules: point frequency, control and time display adjustment, arc, date, display, when control, decoder. Each module complete different tasks, together they form a calendar system circuit design. Software simulation on directly in Quartus2.With the development of technology and science, the concept of time is more and more heavey, but old-fashioned clock and calendar etc time display tools are not very good.Key words: Calendar, Verilog HDL,Quartus2下载后可任意编辑目录摘要……………………………………………………………………..1Abstract………………………………………………………………….2第一章 万年历进展介绍及 Verilog HDL 简介....................................31.1 万年历的进展………………...