数字逻辑实验三 1、上海大学计算机学晚_评《数字规律试验》报告 2 分老师张石林时间地点计算机学院人楼 704 机房机位 17 组合电路 2 试验 1.试验目的 1〕学会用maxplus 设计 8421BCD 码到余三码之间的转换。用 MAXPLUS 设计 8421 奶到余 3 矾的转换电路,并下载到 FPGA 巾测试 a〕在 MAXPLUS 中选用基本门电路器件,构成一个 8421 码到余 3 码的转换电路规律阁。b〕使用模拟工具进行模拟验证,并通过验证。c〕定义 FPGA 的 IO 引脚功能。d〕下载设计的电路到 FPGA。e〕用开关和发光二极管测试 FPGA 的功能。参考资料《数字规律试验指导 2、15》第四章。2〕学会用 maxplus 设计 2421 码到 gray 码之间的转换。用MAXPLUS 设计 2421 码到 gray 码的转换电路,并下载到 FPGA 屮测试。主要步骤f〕在 MAXPLUS 巾选用基木门电路器件,构成一个 2421 码到 gray 姆的转换电路规律图。g〕使用模拟丁.具进行模拟验证,并通过验证。h〕定义 FPGA 的 IO 引脚功能。i〕下载设计的电路到 FPGA。j〕用开关和发光二极管测试 FPGA 的功能。参考资料《数字规律试验指导书》第四章。1.原理 8421BCD 与余三码真值表〔左 8421 码,右余三码〕对应十进制数 AB 3、CDWXYZ00000001110001010020240010130011011040100011150101100060110100170111101081000101191001110010〔无效〕1010XXXX11〔无效〕1011XXXX12〔无效〕1100XXXX13〔无效〕1101XXXX14〔无效〕1110XXXX15〔无效〕1111XXXX、2421 码与 gray 码真值表〔左为 2421 码,右为 2421 码对应的 gray 码〕对应十进制数ABCDWXYZ000000000100010001202400 4、0113001100104010001105101111106110010107110110118111010019111110003〕全加器 2.试验步骤〔包括试验规律电路图、现象即验证结果〕…-84211〕试验规律电路图 1〔用基本门电路连接〕AAXOr=o 从 KO?:-Dsqrs?wearO-o-2〕试验规律电路图 2〔用四位全加器连接〕2.1 半加器规律电路阁〔补前面试验报告中未用 maxplus 软件制作的部分〕2.2 全加器规律 IL 路图〔同前:补前面试验报告中未用 maxplus 软件制作的部分〕addSIaddAI[ 5、=-791-OKCl2.3 四位令加器规律 iL 路图FULLADDAJFULLADDCMAISIFULLADDCMClAJSI0-1ClFUCL^ODAJo-ia3〕验证结果Namel^Di^-Cb^-Bi^-A-o-Value400ns80Ons120Ons1600ns200Ons240Ons280Ons3200ns3600ns4001〕试验规律电路图-24212〕验证结果 Name:i^—Di^-Cn^-BA-e^ZX-K^W■Q-Value:80.0120.0ns160.0ns200.0ns240.0ns280 6、.0ns320.0ns360.0ns400.0000011013.体会完成试验需要淮备、细心及耐烦