数字式竞赛抢答器实习报告 new 1、111 设计要求设计要求 1.1 利用学过的学问设计制作一个可容纳多组参赛的数字式抢答器 1.2 电路具有第一抢答信号的鉴别和锁存功能。1.3 电路具有第一抢答信号鉴别锁存功能。1.4 电路设置计分功能。1.5 可以增加帮助电路。22 技术指标技术指标 2.1 最大参加组数:100。2.2 最大辨别时间 10ms〕,则在IC2 的 Y1 端输出为 1,且 IC3 的 X0 端与“0”端接通的瞬间,Y1 端的高电平经S01,X0 端至“0”端,再经 R3 为光电耦合器 PC 提供工作电流,使光电耦合器内的光敏三极管导通,将 Vcc 送至 F4 的输入端,使 F4 输入为 1 而输出为 0,F3 输出为 2、1,VD1 导通经 R5 正反馈到 F4 的输入端而实现电路的自锁;VD2 导通则使 F1、F2 等组成的时钟振荡器停振并使 F2 恒为高电平输出。F2 高电平输出一方面使 IC1 的输出不再改变,另一方面又使 IC3 的 INH 端置 1 而使其处于禁止输出状态。F4 输出的低电平使 IC4、IC5 的消隐输入端“BI”和锁存输入端“LE”置 0,从而解除 IC4、IC5 的消隐功能并对各自的输入数据进行锁存。F4 输出的低电平还使 F5、F6 输出高电平,再点亮指示灯 LED 的同时并启动声讯电路,声光指示抢答胜利。由于上述状况对应于 IC1 的个位计数输出 0001,而十位计数器输出 0 3、000 的时刻,故 LED 屏上显示抢答者号码为“01”。主持者按下复位开关 AN,F4 输入低电平使电路解除自锁,此时 F4 输出高电平,IC4、IC5 的“BI”端置 1 而使显示消隐,同时使 F5、F6 输出低电平关闭声讯电路与指示灯。F4 输出高电平又使 F3 输出低电平,时钟振荡器恢复工作产生扫描时钟脉冲,为下一轮抢答作预备。为了解决扫描式抢答器电路响应速度与误显率之间的矛盾(扫描时钟频率越高响应速度越快但相应误显率会增加),本电路引入了同步信号对 IC3 的输出进行同步掌握,即 IC3 的输出端“0”,只有在 F2 输出低电平期间才允许有输出,否则,F3 的 4、输出被禁止。另外,为了增添电路的抗干扰能力,防止抢答信号线过长对高输入电阻 CMOS 门电路可能产生误触发觉象,即采纳光电耦合隔离传输的形式,从而大大增添了电路的抗干扰能力。44 总结与体会总结与体会近年来,单片微型计算机在我国的应用正以料想不到的速度迅猛进展,它已在我国人民的生活和生产中的各个领域得到了卓有成效的应用,成为实现我国科技现代化的重要...