汉王笔试下面是一些基本的数字电路知识问题,请简要回答之
a) 什么是 Setup 和 Holdup 时间
b) 什么是竞争与冒险现象
c) 请画出用 D 触发器实现 2 倍分频的逻辑电路
d) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求
e) 什么是同步逻辑和异步逻辑
f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)
g) 你知道那些常用逻辑电平
TTL 与 COMS 电平可以直接互连吗
2、 可编程逻辑器件在现代电子设计中越来越重要,请问: a) 你所知道的可编程逻辑器件有哪些
b) 试用 VHDL 或 VERILOG、ABLE 描述 8 位 D 触发器逻辑
3、 设想你将设计完成一个电子电路方案
请简述用 EDA 软件(如 PROTEL)进行设计(包 括原理图和 PCB 图)到调试出样机的整个过程
在各环节应注意哪些问题
飞利浦-大唐笔试归来 1,用逻辑们和 cmos 电路实现 ab+cd 2
用一个二选一 mux 和一个 inv 实现异或 3
给了 reg 的 setup,hold 时间,求中间组合逻辑的 delay 范围
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间
输入信号应提前时钟上升沿(如上升沿 有效)T 时间到达芯片,这个 T 就是建立时间-Setup time
如不满足 setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定 不变的时间
时 hold time 不够,数据同样不能被打入触发器
如何解决亚稳态 5
用 verilog/vhdl