串行通信电路的设计1 串行通信电路1.1 设计目的(1)掌握串行通信电路的构成、原理与设计方法;(2)熟悉 QuartusII 的仿真方法。1.2 基本要求(1)发方实现 8bit 码字的并串转换,使用单一电缆发送信号,收方实现串并转换后输出;(2)并行输出端的 8bit 寄存器;(3)收方数据是否已准备好指示输出端。1.3 发挥部分(1)加密通信;(2)串行发/收端口 FIFO 缓存;(3)发/收方奇偶校验位生成/检测;(4)其他。2 设计过程及论文的基本要求2.1 设计过程的基本要求:(1)基本部分必须完成,发挥部分可以在已给的范围或自己寻找资料的范围内任选;(2)符合要求的设计报告一份,其中包括逻辑电路图、实际接线图各一份;(3)设计题目必须仿真通过,设计过程的资料草稿上交;(4)成绩的组成:考勤、每天任务的完成工作量、答辩情况、报告;2.2 课程设计论文的基本要求:(1)蓝黑色或黑色钢笔或碳素笔书写,不允许用圆珠笔。项目齐全、字迹工整,有条件的可以打印。(2)装订顺序:封面、任务书、成绩评定表、中文摘要、关键词、目录、正文(正文的具体要求按老师讲课要求)、总结及致谢、参考文献、附录(逻辑电路图与实际接线图)。中文摘要串行通信电路是为了实现数据传输的方便而设计的一种电路,将八位数据通过八位加法器使要传送的数据同时加上一个数,而这个数是通过两片计数器组成的时钟电路实现的,并且此时钟电路不断的对输入数据进行加法运算,实现数据的加密计算。并行变串行是通过数据选择器使八位的加密数据通过 74151 实现数据的串行传送,从而实现电路的功能。串行数据变并行数据,将串行数据送到移位寄存器中,控制移位寄存器的时钟脉冲,使数据能够从移位寄存器的八个输出端口输出,但一定要控制好当移位寄存器有时钟脉冲作用时,所选出的数据恰好是加密后的八位并行数据,为后面的解码部分做准备。解密电路是利用时钟电路和加法器。不过,是将加法器的 CIN 端置高电平,实现的是减法运算,还有就是时钟电路输出的要是加密时钟输出数据的反码,这样才能实现数据的解密。另外,数据解密是解密时钟电路的 CP 脉冲一定要和加密时钟脉冲的 CP 脉冲一致,才能确保电路的正确性。数据输出电路的设计是将解密电路解密后的数据,送到寄存器中。控制寄存器的脉冲实现数据的输出。I 数字电子技术的迅速发展,为人们的文化、物质生活提供了优越的条件,空调、电子计算机等,都是典型的技术应用实例。计算机的普及,...