大连理工大学本科实验报告题目:数字钟的VHDL设计课程名称:数字电路课程设计学院(系):电子信息与电气工程学部专业:电子信息工程班级:学生姓名:学号:完成日期:成绩:2013年12月15日数字钟的VHDL设计1
设计任务及要求:设计任务:设计一台能显示时、分、秒的数字钟
具体要求如下:(1)设计一个数字钟,能够显示当前时间,分别用6个数码管显示小时、分钟、秒钟的时间,秒针的计数频率为1Hz,可由系统脉冲分频得到
(2)在整点进行提示,可通过LED闪烁实现,闪烁频率及花型可自己设计
(3)能够调整小时和分钟的时间,调整的形式为通过按键进行累加
(4)具有闹钟功能,闹钟时间可以任意设定(设定的形式同样为通过按键累加),并且在设定的时间能够进行提示,提示同样可以由LED闪烁实现设计要求:(1)编写设计报告,要求包括方案选择、程序代码清单、调试过程、测试结果及心得体会
设计原理1HZ图1数字钟的系统框图该系统由振荡器、分频器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成
石英晶体振荡器和分频器产生整个系统的时基信号,它直接决定计时系统的精度
“秒计数器”采用六十进制计数器,每累计60秒向“分计数器”进位;“分计数器”采用六十进制计数器,每累计60分向“时计数器”进位;“时计数器”采用二十四进制计数器,按照“24翻1”规律计数
“时、分、秒”计数器的输出经译码器送显示器显示
校时电路用来当计时出现误差时对“时、分、秒”进行校对调整
整点报时电路是根据计时系统的输出状态产生一脉冲信号,然后去触发音频发生器实现报时
振荡器分频器校时电路秒计数器分计数器分译码器秒译码器分显示器秒显示器时译码器时计数器时显示器报时3
设计思路时钟脉冲信号作为数字钟的时间基准,再经分频器输出标准秒脉冲
秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进