电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

计算机组成与体系结构培训课程设计方案VIP免费

计算机组成与体系结构培训课程设计方案_第1页
1/10
计算机组成与体系结构培训课程设计方案_第2页
2/10
计算机组成与体系结构培训课程设计方案_第3页
3/10
第1页共10页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第1页共10页目录(一)课设任务概述........................................................................21.1课设目的................................................................................21.2课设任务...............................................................................2(二)课设内容................................................................................32.1指令的执行流程.....................................................................32.2存储器.....................................................................................62.3设计计算机运算器.................................................................72.4计算机的硬件系统.................................................................8(三)个人总结..............................................................................10(四)参考文献..............................................................................10(五)致谢......................................................................................11第2页共10页第1页共10页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第2页共10页(一)课设任务概述1.1课设目的通过课设,掌握计算机系统软硬件维护的方法,并能利用所学知识,完成课设内容。1.2课设任务(1)参考给出的或者课本上的计算机的硬件(应有中断功能)组成,写出完成下面给定的指令格式的指令的执行流程;(2)某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K*8)形成40K*16位的RAM区域,起始地址为6000H。假设RAM芯片有CS和WE信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/W(读/写),MREQ(访存),要求:(1)画出主存地址框图。(2)画出组成连接框图。(3)设计计算机运算器(包括逻辑框图与指令系统,以及各指令的微程序流程图)(4)了解计算机的硬件系统。就计算机的某些硬件组成部分,说明对其认识。(5)简单的类MIPS多周期流水线处理器的实现实验。(二)课设内容2.1指令的执行流程2.1.1参考给出的或者课本上的计算机的硬件(应有中断功能)组成,写出完成下面给定的指令格式的指令的执行流程;第3页共10页第2页共10页PC->ARXRLDR,SRM->DRDR->IR译码DR->YSR->XXY->DR⊕编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第3页共10页(1)寄存器内容完成“异或”运算“异或”指令的指令格式DR:目标寄存器SR:源寄存器操作码DRSR(2)把一个内存单元中的内容读到所选择的一个累加器中。操作码DRSR第4页共10页第3页共10页ABUS->I/O译码启动PC->AR->ABUSDBUS->DR->IRPC+1->PCIR->DR->AR->ABUS编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第4页共10页(3)④OUTaddr00110000××××[addr]BUS第5页共10页第4页共10页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第5页共10页2.2存储器某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K×8)形成40K×16位的RAM区域,起始地址为6000H,假定RAM芯片有和信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/(读/写),(访存),要求:(1)画出地址译码方案。(2)将ROM与RAM同CPU连接。依题意,主存地址空间分布如右图所示,可选用2片(16K×8位)的EPROM作为ROM区;10片的8K×8位RAM片组成40K×16位的RAM区。(16K×8位)的EPROM需14位片内地址,而(8K×8)RAM需13位片内地址,故可用A15-A13三位高地址经译码产生片选信号,方案如下:第6页共10页第5页共10页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第6页共10页2.3设计计算机运算器(1)ADD指令执行流程:指令助记符位23222120191817161514131211109876543210指令码(十六进制)信号S3S2S1S0CnMX1X0OIC...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

计算机组成与体系结构培训课程设计方案

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部