第1页共7页大学《计算机组成原理》期末考试题试题1及答案一、填空题(共12题20空,每空1分,共20分)1.在一个四级流水线中,分别完成取指、译码取数、执行、回写结果4个过程。假设完成各步操作所需要的时间分别是T1=70ns﹑T2=70ns﹑T3=50ns﹑T4=40ns。则该指令流水线的时钟周期至少为2.浮点数进行加减运算的过程为3.浮点数X=-11.011*2100,、。、、舍入和判溢出。(填是或否)为规格化数。4.已知X=-0.1010,[X]原=、[X]补=、[-X]补=。5.寄存器间接寻址方式中,操作数的有效地址存放在___________________。6.补码定点数加减运算采用双符号位判断溢出,当两个符号时没有溢出,溢出。7.在集中式总线控制方式中,对链路故障最敏感的是。8.已知某机微指令字长为48位,共有38个控制信号构成4个互斥类,分别含4个、15个、13个、6个微命令,微指令采用水平型格式,微指令中的控制字段至少为位。9.由64K×1的2164RAM芯片(4个128×128阵列)构成128K×8存储器。若采用集中刷新方式,设读写周期T=0.1μs,存储器刷新一遍至少需要时间。10.在定点补码一位除法(加减交替法)中,若上次商0,则本次应与求累加和。11.微指令控制字段的编码方式主要有、、等。12.奇偶校验码是典型的检错码,能检出位错。设信息位为0101010(低位),则奇校验码字位为。二、单项选择题(共20题,每题2分,共40分)题号答案12345678910111213141516171819201.在补码不恢复余数除法中,()。A.余数为正商1,为负商0B.余数为正商0,为负商1D.余数与除数同号商0,异号商1C.变址寻址D.隐地址D.一段微程序D.用异步应答实现衔接C.余数与除数同号商1,异号商0A.寄存器寻址A.一个微命令2.减少指令中地址码个数的办法是采用()。B.寄存器间址B.一个微操作3.在微程序控制方式中,一条机器指令通常对应()。C.一条微指令4.在同步控制方式中,各操作()。A.由统一时序信号控制A.一个时钟周期结束时A.保护断点B.由CPU控制C.按需分配时间5.CPU响应中断请求是在()。B.一个总线周期结束时C.一条指令结束时D.一段程序结束时D.中断服务程序人口地址送PC6.在中断周期中,不能由中断隐指令完成()。B.硬件关中断C.保护现场7.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()。A.指令操作码的译码结果C.指令周期的不同阶段A.程序计数器PCA.大阶向小阶对齐B.指令和数据的寻址方式D.指令和数据所在的存储单元C.地址寄存器ARD.数据寄存器DRD.加数向被加数对齐8.在CPU中存储当前正在执行的指令的是()。B.指令寄存器IR9.在浮点加减运算中,对阶的原则是()。B.被加数向加数对齐C.小阶向大阶对齐第2页共7页10.因为转移引起的相关是()。A.结构相关I、保护现场B.数据相关II、开中断C.控制相关III、关中断D.资源相关IV、保存断点11.单级中断系统中,中断服务程序执行顺序是()。V、中断事件处理B.III、I、V、VIIC.III、IV、V、VI、VIID.IV、I、V、VI、VII12.转移指令采用相对寻址,由三个字节组成,第一字节为操作码字段,第二、三字节为相对位移量字段(补码表示),且数据在存储器中以低字节地址为字地址的存储方式。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为200D,该转移指令成功转以后的目标地址240D,则相对位移量字段第二、三字节的内容分别为()A.00H,25HA.00B.25H,00HC.01C.25H,FFHD.37H,00H13.当浮点数阶码采用双符号位移码表示时,下列表示浮点运算溢出的是()。B.11D.以上都不对B.可表示的最大正数为27×(1-2-7)D.可表示的最大正数为215×(1-2-8)C.DMA方式D.通道方式14.若阶码为四位,用补码表示;尾数8位,用原码表示,其中均含一位符号位;以2为基数。则下列错误的是()。A.可表示的最大正数为28×(1-2-7)C.可表示的最大正数为27×(1-2-8)A.PPU(外围处理机)方式A.CacheA.16A.原码A.PCB.主存B.14VI、恢复现场VII、中断返回A.I、V、VI、II、VII15.下述I/O控制方式中,主要由程序实现的是()。B.中断方式C.寄存器C.816.下列器件中存取速度最快的是()。D.硬盘D.22D.移码...