第1页共6页《脉冲与数字电路》考试试卷(A卷)(闭卷时间120分钟)考场登记表序号一、选择题(每题2分,共14分)1.JK触发器的状态转移方程为(B)。A.1nnnQJQKQB.1nnnQJQKQC.1nnnQJQKQD.1nnnQJQKQ2.三变量函数F(A,B,C)=A+BC的最小项表示中不含下列哪项(A)。A.m2B.m5C.m3D.m73.为了避免干扰,MOS与门的多余输入端不能(A)处理。A.悬空B.接低电平C.与有用输入端并接D.以上都不正确4.将十进制数(18)10转换成八进制数是(C)。A.20B.21C.22D.235.下面式子中,单变量变化不会产生逻辑冒险的是(B)。A.FAABB.FABABC.FABBCD.FADBCD6.用与非门构成基本触发器发生竞争现象时,输入端的变化是(B)。A.00→11B.01→10C.11→00D.10→017.一个5位二进制加法计数器,由00000开始,经过201个输入脉冲后,此计数器的状态为(D)。A.01000B.01111C.00111D.01001题号一二三四五总分得分阅卷人院/系年级专业姓名学号答题勿超装订线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分第2页共6页二、填空题(每题2分,共14分)1.利用二极管的开关特性可以做成波形的限幅电路和双开继流电路。2.一般来说,使用数据选择器可以实现单输出函数,使用触发器和附加逻辑门可实现多输出函数。3.任意两个最小项之积为0。4.用全加器将余3BCD码转换成8421BCD码时,一端接余3BCD码,另一端应接。5.对n个变量,最小项的个数为2\*N。6.施密特触发器能有效消除叠加在脉冲信号上的噪声,因为它具有边沿触发特性。7.如果要用J-K触发器来实现D触发器功能,则D,J,K三者关系为J=D;K’=D。三、简答题(每题6分,共12分)1.在完全描述状态表中,两个状态等价,则这两个状态可以合并为一个状态,那么两个状态等价的条件是什么?等价状态一般指具有相同的输入,同时具有相同的输出,跳往相同的下一相同状态2.简述异步时序逻辑电路设计中,选择各级触发器时钟信号的原则。在设计异步时序逻辑电路时,“对于任意一个触发器来说,若在某次状态转换过程中,该触发器无CP触发那么触发器的状态应该保持现态得分得分第3页共6页四、分析题(每题10分,共30分)1.有,,abc三个输入信号,如果三个输入信号均为0或其中一个为1时,输出信号Y=1,其余情况下输出Y=0。列出真值表,写出标准与或表达式,并用卡诺图化简。2.画出如图1所示电路输出Q的工作波形,其中输入波形如图2所示,设Q的初始状态为0。图1图2得分院/系年级专业姓名学号答题勿超装订线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------第4页共6页3.写出图3所示电路的名称,并根据图4的输入波形画出工作波形。图3图4输入波形图第5页共6页五、设计题(每题15分,共30分)1.试用两片同步十进制加法加数器74LS160实现28进制计数器,74160的功能表如下所示。清零预置使能时钟预置数据输出CRLDEPEDCPD3D2D1D0Q3Q2Q1Q00111101110011dcba0000dcba保持保持计数院/系年级专业姓名学号答题勿超装订线------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------第6页共6页2.用上升沿JK触发器设计一个按自然态序进行计数的可控模值同步加法计数器,当M=0时为7进制,当M=1时为5进制。要求:(1)分析设计要求,建立原始状态图和状态表;(2)求出最简激励函数;(3)系统要求有自启动功能;(4)画出设计电路。