电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

完整版PCI-E的高速PCB布线规则VIP免费

完整版PCI-E的高速PCB布线规则_第1页
1/7
完整版PCI-E的高速PCB布线规则_第2页
2/7
完整版PCI-E的高速PCB布线规则_第3页
3/7
PCI-E 布线规则1、从金手指边缘到PCIE 芯片管脚的走线长度应限制在4 英寸(约 100MM )以内。2、PCIE 的 PERP/N,PETP/N,PECKP/N 是三个差分对线,注意保护(差分对之间的距离、差分对和所有非PCIE 信号的距离是 20MIL ,以减少有害串扰的影响和电磁干扰( EMI)的影响。芯片及PCIE 信号线反面避免高频信号线,最好全 GND)。3、差分对中 2 条走线的长度差最多5MIL 。2 条走线的每一部分都要求长度匹配。差分线的线宽 7MIL ,差分对中 2 条走线的间距是7MIL 。4、当 PCIE 信号对走线换层时,应在靠近信号对过孔处放置地信号过孔,每对信号建议置 1 到 3 个地信号过孔。 PCIE 差分对采用 25/14 的过孔,并且两个过孔必须放置的相互对称。5、PCIE 需要在发射端和接收端之间交流耦合,差分对的两个交流耦合电容必须有相同的封装尺寸,位置要对称且要摆放在靠近金手指这边,电容值推荐为0.1uF,不允许使用直插封装。6、SCL 等信号线不能穿越PCIE 主芯片。合理的走线设计可以信号的兼容性,减小信号的反射和电磁损耗。 PCI-E 总线的信号线采用高速串行差分通信信号,因此,注重高速差分信号对的走线设计要求和规范,确保PCI-E 总线能进行正常通信。PCI-E 是一种双单工连接的点对点串行差分低电压互联。每个通道有两对差分信号:传输对 Txp/Txn,接收对 Rxp/Rxn。该信号工作在 2.5 GHz 并带有嵌入式时钟。嵌入式时钟通过消除不同差分对的长度匹配简化了布线规则。随着 PCI-E 串行总线传输速率的不断增加, 降低互连损耗和抖动预算的设计变得格外重要。 在整个 PCI-E 背板的设计中, 走线的难度主要存在于PCI-E 的这些差分对。图 1 提供了 PCI-E 高速串行信号差分对走线中主要的规范,其中A、B、C 和 D 四个方框中表示的是常见的四种PCI-E 差分对的四种扇入扇出方式,其中以图中 A 所示的对称管脚方式扇入扇出效果最好,D 为较好方式, B 和 C为可行方式。接下来本文将对PCI-E LVDS 信号走线时的注意事项进行总结:图 1 PCI-E 差分线布线规范(1)对于插卡或插槽来说,从金手指边缘或者插槽管脚到PCI-E Switch 管脚的走线长度应限制在4 英寸以内。另外,长距离走线应该在PCB 上走斜线。(2)避免参考平面的不连续,譬如分割和空隙。(3)当 LVDS 信号线变化层时, 地信号的过孔应放得靠近信号过孔,对每对信号的一般要求是至少放1 至 3 个地信号过孔,并且永远不要让...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

完整版PCI-E的高速PCB布线规则

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部