《数字电路》试卷及答案一、【单选题】(本大题共 20 小题,每小题 2 分,共 40 分)在每小题列出的四个选项中只有一种选项是符合题目规定的,请将对的选项前的字母填在答题卷对应题号处。1、对于钟控 RS 触发器,若规定其输出“0”状态不变,则输入的 RS 信号应为( A )。2、下列各电路中,( B )能够产生脉冲定时。[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。4、同时时序电路和异步时序电路比较,其差别在于后者( B )。[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出构造的 PAL 设计时序逻辑电路时,必须还要含有有( A )。6、能将输出端直接相接完毕线与的电路有( C )。7、TTL 与非门的多出脚悬空等效于( A )。8、下列哪一条不是消除竟争冒险的方法( B )。9、主从触发器的触发方式是( D )。10、组合型 PLA 是由( A )构成。[A] 与门阵列和或门阵列[B] 一种计数器[C] 一种或阵列[D] 一种寄存器11、下列四个数中,最大的数是( B )。[A] (AF)16[B] ()8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储 8 位二进制信息要( B )个触发器。13、下列门电路属于双极型的是( A )。14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相称于( A )。[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器[A] 触发器[B] 晶体管[C] MOS 管[D] 电容[A] TTL 与门[B] 或门[C] 三态门[D] 三极管非门[A] 1[B] 0[C] Vcc[D] Vee[A] 接入滤波电路[B] 运用触发器[C] 加入选通脉冲[D] 修改逻辑设计[A] CP=1[B] CP 上升沿[C] CP 下降沿[D] 分两次解决[A] 2[B] 8[C] 16[D] 32[A] OC 门[B] PMOS[C] NMOS[D] CMOS[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器15、要构成容量为 4K×8 的 RAM,需要( D )片容量为 256×4 的 RAM。16、74LS160 十进制计数器它含有的触发器的个数是( C )。17、ROM 电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可( C )个字。18、n 级触发器构成的环形计数器,其有效循环的状态数为( A )。19、Moore 和 Mealy 型时序电路的本质区别是( A )。[A] 没有输入...