1 一、设计目的 1、熟悉集成电路的引脚安排。 2、掌握各芯片的逻辑功能及使用方法。 3、了解面包板结构及其接线方法。 4、了解数字钟的组成及工作原理。 5、熟悉数字钟的设计与制作。 二、设计技术参数 1、时制式为24 小时制。 2、采用LED 数码管显示时、分,秒采用数字显示。 3、具有方便的时间调校功能,使其校正到标准时间。 4、其它附加功能(显示星期、报时、停电查看时间)。 三、设计原理及其框图 1. 数字钟的构成[电路原理图附在后面] 数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24 小时,显示满刻度为23 时59 分59 秒,另外应有校时功能和一些显示星期、报时、停电查看时间等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器、校时电路、报时电路和振荡器组成。该电路系统由秒信号发生器、“时、分、秒、星期”计数器、译码器及显示器、校时电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,现用555 定时器实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60 进制计数器,每累计60 秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60 进制计数器,每累计60 分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24 进制计时器,可 实现对 一天24 小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输 出状 态 送到七 段 显示译码器译码,通 过 七 位LED 七段 显示器显示出来。整点报时电路时根 据 计时系统的输 出状 态 产生一脉冲信号,2 然 后 去 触 发 一 音 频 发 生 器 实 现 报 时 。 校 时 电 路 时 用 来 对 “ 时 ” 、 “ 分 ” 、 “ 秒 ”显 示 数 字 进 行 校 对 调 整 的 。 附 图 SHJ-1 所 示 为 数 字 钟 的 一 般 构 成 框 图 。 1) 555 定 时 器 电 路 555 定 时 器 电 路 给 数 字 钟 提 供 一 个 频 率 稳 定 准 确 的 方 波 信 号 , 本 设 计 提 供R1 为10K Ω, R2 为5K Ω, C 为150 nF, 由 f=1.43/{(R1+2*R2)*C}可 得 其 提 供的 频 率 为477Hz。 此 外 还 可 用 一 校 正 电 容 可 ...