电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

CRC冗余校验编码与解码的FPGA实现

CRC冗余校验编码与解码的FPGA实现_第1页
1/21
CRC冗余校验编码与解码的FPGA实现_第2页
2/21
CRC冗余校验编码与解码的FPGA实现_第3页
3/21
郑州轻工业学院 课程设计说明书 题目:CRC 冗余校验编码与解码的 FPGA 实现 姓 名: 院 (系): 电子信息工程学院 专业班级: 学 号: 指导教师: 成 绩: 时间: 年 月 日至 年 月 日 郑州轻工业学院 课 程 设 计 任 务 书 题 目 CRC 冗余校验编码与解码的FPGA 实现 专业、班级 学号 姓名 主要内容、基本要求、主要参考资料等: 利用所学过的通信原理中的纠错码的基础知识,利用硬件编程语言VHDL 或者Verilog-HDL 实现CRC 冗 余校验编码与解码的FPGA 的设计。给出完成控制电路所需要的设计模块;给出硬件编程语言的实现,并进 行仿真;给出下载电路的设计,设计为2 种下载方法,其中一种必须为JTAG;6 个人可选择3 组不同的校 验码来进行编解码的设计,同时设计者报告不允许雷同。 参考资料: 1、潘松、黄继业《EDA 技术及其应用》(第四版)科学出版社 2009 2、樊昌信 《通信原理》 电子出版社 完 成 期 限: 指导教师签名: 课程负责人签名: 年 月 日 I 摘 要 在通信系统中,数据在传输过程中,由于通道传输特性不理想,并且受到干扰或噪声的影响。循环冗余校验(CRC) 是一种最常用的信道编码方法,广泛应用于通信领域以提高数据传输的可靠性。随着半导体技术的迅速发展,在现代数字系统设计中,FPGA和CPLD的使用越来越广泛。与此同时,基于大规模可编程逻辑器件的EDA硬件解决方案也被广泛采用。 本文在上述背景下提出了基于FPGA的CRC并行处理算法。采用VHDL语言实现了CRC码的生成模块和校验模块,并以Altera公司开发的EDA工具QuartusⅡ8.0作为编译、仿真平台进行了仿真,最后将程序下载到CycloneⅢ芯片进行了验证测试。测试结果表明,算法的实验结果与理论分析结果完全相符。论文介绍了CRC的编码、解码算法的工作原理以及FPGA技术、VHDL语言的基本知识,在此基础上详 细 介绍了在QuartusⅡ8.0中利 用VHDL语言实现CRC的过程。 关键词: 通信系统 CRC FPGA VHDL 目 录 摘 要 ........................................................... I 1 绪论 ........................................................... 1 1.1 课题研究背景和意义 .................................................. 1 1.2 课题研究现状 ........................................................ 1 2 CRC 的特征和基本工作原理 ..............................

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

CRC冗余校验编码与解码的FPGA实现

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部