SDRAM, DDR, DDR2, DDR3 是 RAM 技术发展的不同阶段, 对于嵌入式系统来说, SDRAM 常用在低端, 对速率要求不高的场合, 而在DDR/DDR2/DDR3 中,目前基本上已经以DDR2 为主导,相信不久DDR3 将全面取代DDR2, 关于DDR, DDR2, DDR3, 其原理这里不多介绍, 其典型差别就是在内部逻辑的"预存取"技术有所差别, 但是从外部接口之间的速率来看, 他们基本类似, 就是clock, strobe, data, address, control, command 等,无论是DDR/DDR2/DDR3,他们的clock 与 data的理论频率是一致的, 及 clock=266MHz, 则对应的data=266MHzMHz(这里可能有人反对, 觉得data 应该等于533MHz, 其实它我们常说的533MHz 的 Bit Rate, 这里要注意一个周期是由'0'与 '1'组成的, 我们在 SI 仿真时要注意了
) DDR/DDR2/DDR3 的 Layout Guidelines 通常具有下面的格式(只显示一部分,并且里面的参数参数参考) 本文结合Micron 与 Freescale 的 DesignGuidelines,详细介绍 DDR2 的 layout 方面需要注意的问题,从总体来看,就可以归纳为上面那张图所表现的形式
本文中关于lql-xxx 为个人文章编号,无实际意义
另外,读者可以参阅本站的另外一篇文章DDR2 design checklist
Micro 建议 VSS 为数字地,VSSQ 为信号地,若无特别说明,两者是等效的
VDD 为器件内核供电,VDDDQ 为器件的DQ 和 I/O 供电,若无特别说明,两者是等效的
本文内容可以和lql-003-DDR Desi