电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

用VHDL语言设计实现基于FPGA的数字频率计

用VHDL语言设计实现基于FPGA的数字频率计_第1页
1/54
用VHDL语言设计实现基于FPGA的数字频率计_第2页
2/54
用VHDL语言设计实现基于FPGA的数字频率计_第3页
3/54
电子科技大学211 楼308数字频率计用 VHDL 语 言 设 计 实 现 基 于FPGA的 数 字 频 率 计学号姓名[2024/04/07-2024/04/30]摘要摘 要本 文 重 点 介 绍 了 一 种 基 于 FPGA 的 数 字 频 率的实现方法。该设计采纳硬件描述语言VHDL, 在 软 件 开 发 平 台ISE 上 完 成 。 该 设 计 的频 率 计 能 准 确 的 测 量 频 率 在 10Hz 到 10MHz 之 间 的信号。使用ModelSim仿真软件对VHDL程序做了仿 真 , 并 完 成 了 综 合 布 局 布 线 , 最 终 下 载 到芯 片 上 取 得 良 好 测 试 效 果 。关 键 词 : FPGA , VHDL, ISE, 频 率 计I下载后可任意编辑目 录第 一 章 引 言 .......................................................................................1第 二 章 基 于 FPGA 的 VHDL 设 计 流 程 ........................22.1 概 述 .....................................................................................................22.2 VHDL 语 言 介 绍 .............................................................................22.2.1 VHDL 的 特 点 .............................................................................32.3 FPGA 开 发 介 绍 .............................................................................4第 三 章 数 字 频 率 计 的 软 件 开 发 环 境 .................53.1 开 发 环 境 .......................................................................................53.2 MODELSIM 介 绍 ....................................................................................53.3 ISE介 绍 ..............................................................................................6第 四 章 数 字 频 率 计 的 设 计 与 实 现 ........................74.1 任 务 要 求 .......................................................................................74.2 测 量 原 理 .......................................................................................74.2.1 频 率 或 时 间 的 原 始 基 准 ................

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

用VHDL语言设计实现基于FPGA的数字频率计

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部