精品文档---下载后可任意编辑电平标准分类要了解逻辑电平的内容,首先要知道以下几个概念的含义: 1:输入高电平(Vih): 保证逻辑门的输入为高电平常所允许的最小输入高电平,当输入电平高于 Vih 时,则认为输入电平为高电平。 2:输入低电平(Vil):保证逻辑门的输入为低电平常所允许的最大输入低电平,当输入电平低于 Vil 时,则认为输入电平为低电平。 3:输出高电平(Voh):保证逻辑门的输出为高电平常的输出电平的最小值,逻辑门的输出为高电平常的电平值都必须大于此 Voh。 4:输出低电平(Vol):保证逻辑门的输出为低电平常的输出电平的最大值,逻辑门的输出为低电平常的电平值都必须小于此 Vol。 5:阀值电平(Vt): 数字电路芯片都存在一个阈值电平,就是电路刚刚牵强能翻转动作时的电平。它是一个界于 Vil、Vih 之间的电压值,对于 CMOS 电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平> Vih,输入低电平 Vih > Vt > Vil > Vol。 6:Ioh:逻辑门输出为高电平常的负载电流(为拉电流)。 7:Iol:逻辑门输出为低电平常的负载电流(为灌电流)。 8:Iih:逻辑门输入为高电平常的电流(为灌电流)。 9:Iil:逻辑门输入为低电平常的电流(为拉电流)。 门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的 TTL、CMOS、ECL 门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD 门)或下拉电阻(OE 门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值 RL 应满足下面条件: (1): RL < (VCC-Voh)/(n*Ioh+m*Iih) (2):RL > (VCC-Vol)/(Iol+m*Iil) 其中 n:线与的开路门数;m:被驱动的输入端数。 :常用的逻辑电平·逻辑电平:有 TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS 等。 ·其中 TTL 和 CMOS 的逻辑电平按典型电压可分为四类:5V 系列(5V TTL 和 5V CMOS)、系列,系列和系列。 ·5V TTL 和 5V CMOS 逻辑电平是通用的逻辑电平。 ·及以下的逻辑电平被称为低电压逻辑电平,常用的为 LVTTL 电平。 ·低电压的逻辑电平还有和两...