第一章11 EDA 技术与 ASIC 设计与 FPGA 开发有什么关系? P3~4答:利用 EDA 技术 进行电子系统设计得最后目标就是完成专用集成电路 ASIC 得 设计与实现;FPGA 与 CPLD 就是实现这一途径得主流器件。FPGA 与 CPLD 通常也被称为可编程专用 IC ,或可编程 ASIC 。FPGA 与 CPLD 得应用就是 EDA 技术有机融合软硬件电子设计技术、SoC(片上系统)与 ASIC 设计,以及对自动设计与自动实现最典型得诠释。12 与软件描述语言相比,VHDL 有什么特点? P6答:编译器将软件程序翻译成基于某种特定 CPU 得机器代码,这种代码仅限于这种 CPU 而不能移植,并且机器代码不代表硬件结构,更不能改变 CPU 得硬件结构,只能被动地为其特定得硬件电路结构所利用。综合器将 VHDL 程序转化 得目标就是底层得电路结构网表文件,这种满足 VHDL 设计程序功能描述得电路结构,不依赖于任何特定硬件环境;具有相对独立性。综合器在将 VHDL(硬件描述语言)表达得电路功能转化成具体得电路结构网表过程中,具有明显得能动性与制造性,它不就是机械得一一对应式得“翻译”,而就是根据设计库、工艺库以及预先设置得各类约束条件,选择最优得方式完成电路结构得设计。l3 什么就是综合?有哪些类型?综合在电子设计自动化中得地位就是什么? P5什么就是综合? 答:在电子设计领域中综合得概念可以表示为:将用行为与功能层次表达得电子系统转换为低层次得便于具体实现得模块组合装配得过程。有哪些类型? 答:(1)从自然语言转换到 VHDL 语言算法表示,即自然语言综合。(2)从算法表示转换到寄存器传输级(RegisterTransport Level,RTL),即从行为域到结构域得综合,即行为综合。(3)从 RTL 级表示转换到逻辑门(包括触发器)得表示,即逻辑综合。(4)从逻辑门表示转换到版图表示(ASIC 设计),或转换到FPGA 得配置网表文件,可称为版图综合或结构综合。综合在电子设计自动化中得地位就是什么? 答:就是核心地位(见图 13)。综合器具有更复杂得工作环境,综合器在接受 VHDL 程序并准备对其综合前,必须获得与最终实现设计电路硬件特征相关得工艺库信息,以及获得优化综合得诸多约束条件信息;根据工艺库与约束条件信息,将 VHDL 程序转化成电路实现得相关信息 。14 在 EDA 技术中,自顶向下得设计方法得重要意义就是什么? P7~10答:在 EDA 技术应用中,自顶向下得设计方法,就就是在整个设计流程中各设计环节逐步求精得过程。15 IP 在 EDA 技术得应用与进展中得意...