课程设计(论文)课程名称: 数字电子技术基础 组 别: 19 组 题 目: 全加器 院 (系): 机械电子工程系 专业班级: 电子信息科学与技术 0902 姓 名: 王 朋 辉 学 号: 202506030223 指导老师: 史 毅 敏 2025 年 12 月 30 日 摘要全加器是组合逻辑电路中最常见也最有用的一种,考虑低位进位的加法运算就是全加运算,实现全加运算的电路称为全加器。而其功能设计可以根据组合逻辑电路的设计方法来完成。通过逻辑门、74LS138 译码器、74LS153D 数据选择器来实现一位全加器的电路设计,并且实现扩展的两位全加器电路。并且Multisim 是一个专门用于电路设计与仿真的工具软件。它以界面形象直观、操作方便、分析功能强大、易学易用等突出优点,迅速被推广应用。关键词:Multisim,全加器,基本与非门,74LS138 译码器,74LS153D 数据选择器目 录0. 引言..............................................................................................41. 全加器的介绍..............................................................................41.1 全加器的基本概念.....................................................................4 1.2 全加器仿真设计分析...................................................................41.3 全加器的原理............................................................................52. 课程设计目的............................................................................53.不同方法的一位全加器设计......................................................5 3.1 用逻辑门设计全加器....................................................................5 3. 2 用 74LS38 译码器设计全加器................................................................8 3.3 用 74LS153D 数据选择器设计全加器..............................................104.观测仿真电路...............................................................................12 4.1 逻辑门仿真电路的分析................................................................12 4.2 74LS138 译码器仿真电路的分析..................................................13 4.3 74LS153D 数据选择器仿真电路的分析..................