实验十九 三人多数表决电路的设计一、设计目的1、掌握用门电路设计组合逻辑电路的方法。2、掌握用中规模集成组合逻辑芯片设计组合逻辑电路的方法.3、要求同学们能够根据给定的题目,用几种方法设计电路. 二、设计要求1、用三种方法设计三人多数表决电路。2、分析各种方法的优点和缺点。3、思考四人多数表决电路的设计方法.要求用三种方法设计一个三人多数表决电路.要求自拟实验步骤,用所给芯片实现电路.三、参考电路设按键同意灯亮为输入高电平(逻辑为 1),否则,不按键同意 为输入低电平(逻辑为 0).输出逻辑为 1 表示赞成;输出逻辑为 0 表示表示反对。 根据题意和以上设定,列逻辑状态表如表 19—1。表 19—1ABCF00000010010001111000101111011111 由逻辑状态表可知,能使输出逻辑为 1 的只有四项:第 4、6、7、8 项.故,表决器的辑逻表达式应是: 从化简后的逻辑表达式可知,前一项括号中表达的是一个异或门 关系。因此,作逻辑图如下。 图 19—1 三人表决电路 常常用来设计组合逻辑电路的 MSI 芯片主要是:译码器和数据选择器。设计步骤前几步同上,写出的逻辑函数表达式可以不化简,直接用最小项之和的形式,然后根据题目要求选择合适的器件,并且画出原理图实现。四、实验设备与器件本实验的设备和器件如下: 实验设备:数字逻辑实验箱,逻辑笔,万用表及工具; 实验器件:74LS00、74LS20、74LS138、74LS153 等。五、实验报告要求1、写出具体设计步骤,画出实验线路。2、根据实验结果分析各种设计方法的优点及使用场合.实验二十 序列脉冲检测器的设计一、设计目的1、学习时序逻辑电路的设计与调试方法.2、了解序列脉冲发生器和序列脉冲检测器的功能区别及设计方法。二、设计要求及技术指标1、设计一个序列脉冲检测器,当连续输入信号 110 时,该电路输出为 1,否则输出为 0。2、确定合理的总体方案.对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较。自拟设计步骤,写出设计过程,选择合适的芯片,完成画出电路图.3、组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采纳左进右出的规律摆放各电路,并标出必要的说明。注意:还需设计一个序列脉冲产生器,作为序列脉冲检测器的输入信号。4、用示波器观察实验中各点电路波形,并与理论值相比较,分析实验结论。三、设计说明与提示图 20—1 串行输入序列脉冲检测器原理框图。它的功能是:对输入信号 X...