第1页共9页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第1页共9页PCBEMI设计规范(转载)九务冲发表于8/5/20037:07:18PMPCB技术←返回版面1IC的电源处理1
1)保证每个IC的电源PIN都有一个0
1UF的去耦电容,对于BGACHIP,要求在BGA的四角分别有0
01UF的电容共8个
对走线的电源尤其要注意加滤波电容,如VTT等
这不仅对稳定性有影响,对EMI也有很大的影响
2时钟线的处理2
1)建议先走时钟线
2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1
3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2
4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个
5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如图2
5-1所示,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续
旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过300MIL
5-1过孔处的旁路电容2
6)所有时钟线原则上不可以穿岛
下面列举了穿岛的四种情形
1)跨岛出现在电源岛与电源岛之间
此时时钟线在第四层的背面走线,第三层(电源层)有两个电源岛,且第四层的走线必须跨过这两个岛,如图2
2)跨岛出现在电源岛与地岛之间
此时时钟线在第四层的背面走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的走线必须跨过这两个岛
3)跨岛出现在地岛与地层之间
此时时钟线在第一层走线,第二层(地层)的中间有一块地岛,且第一层的走线必须跨过地岛,相当于地线被中断
4)时钟线下面没有铺铜