电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

基于多核技术的FPGA信息加密解密器设计VIP免费

基于多核技术的FPGA信息加密解密器设计_第1页
1/46
基于多核技术的FPGA信息加密解密器设计_第2页
2/46
基于多核技术的FPGA信息加密解密器设计_第3页
3/46
第第二二届中国电子学会届中国电子学会XilinxXilinx开放源码硬件创新大赛开放源码硬件创新大赛基于多核技术的FPGA信息加密解密器设计研究报告大连理工大学参赛队2010年3月10日基于多核技术的FPGA信息加密解密器设计指导老师:邱铁团队成员:刘大伟、黄磊、满俊麟、张宝伟联系方式:15940891366dbmelody99z@gmail.com目录1.研究背景................................................................-5-1.1系统原理和技术特点:..............................................-5-1.2多核技术:........................................................-6-1.3多核的挑战:......................................................-6-1.3.1硬件挑战...................................................-6-1.3.2软件挑战...................................................-6-1.4多核的发展........................................................-7-1.5优势..............................................................-7-2多核构架设计............................................................-8-2.1系统架构结构概况.................................................-8-2.2本地子系统.......................................................-8-2.2.1微处理器核.................................................-9-2.2.2本地指令存储器............................................-11-2.2.3本地数据存储器............................................-11-2.3调度模块........................................................-11-2.3.1任务分配器................................................-11-2.3.2任务调度器................................................-11-2.3.3全局数据通道..............................................-12-2.4通讯互连架构....................................................-12-2.4.1局部总线..................................................-12-2.4.2全局总线..................................................-13-2.4.3总线桥....................................................-13-2.5全局共享模块....................................................-14-2.5.1共享数据存储器............................................-14-2.5.2中断控制器................................................-14-3.调度算法的实现.........................................................-14-3.1多核CPU与调度算法的总体设计....................................-14-3.2存储地址分配....................................................-16-3.3局部总线各模块的设计............................................-16-3.3.1本地指令存储器的设计......................................-16-3.3.2本地数据存储器的设计......................................-17-3.4调度模块中各模块的设计..........................................-18-3.4.1任务分配器.................................................-19-3.4.2任务调度器.................................................-21-3.4.3全局数据通道..............................................-24-3.5全局总线各模块的设计............................................-25-3.5.1共享数据存储器............................................-25-3.5.2中断控制器................................................-25-3.6总线桥的设计....................................................-26-3.6.1总线转换器................................................-26-3.6.2从主译码器................................................-27-3.6.3从主数据通道..............................................-27-4.加密解密算法实现.......................................................-29-4.1加密解密算法的选择.........................

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

基于多核技术的FPGA信息加密解密器设计

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部