电子科技大学成都学院二零一零至二零一一学年第二学期集成电路工艺原理课程考试题A卷(120分钟)邓小川一张A4纸开卷教师:一二三四五六七八九十总分评卷教师1、名词解释:(7分)答:Moorelaw:芯片上所集成的晶体管的数目,每隔18个月翻一番
特征尺寸:集成电路中半导体器件能够加工的最小尺寸
Fabless:IC设计公司,只设计不生产
SOI:绝缘体上硅
RTA:快速热退火
微电子:微型电子电路
IDM:集成器件制造商
Chipless:既不生产也不设计芯片,设计IP内核,授权给半导体公司使用
LOCOS:局部氧化工艺
STI:浅槽隔离工艺
2、现在国际上批量生产IC所用的最小线宽大致是多少,是何家企业生产
请举出三个以上在这种工艺中所采用的新技术(与亚微米工艺相比)
(7分)答:国际上批量生产IC所用的最小线宽是Intel公司的32nm
在这种工艺中所采用的新技术有:铜互联;Low-K材料;金属栅;High-K材料;应变硅技术
3、集成电路制造工艺中,主要有哪两种隔离工艺
目前的主流深亚微米隔离工艺是哪种器件隔离工艺,为什么
(7分)答:集成电路制造工艺中,主要有局部氧化工艺-LOCOS;浅槽隔离技术-STI两种隔离工艺
主流深亚微米隔离工艺是:STI
STI与LOCOS工艺相比,具有以下优点:更有效的器件隔离;显著减小器件表面积;超强的闩锁保护能力;对沟道无侵蚀;与CMP兼容
4、在集成电路制造工艺中,轻掺杂漏(LDD)注入工艺是如何减少结和沟道区间的电场,从而防止热载流子的产生
(7分)答:如果没有LDD形成,在晶体管正常工作时会在结和沟道区之间形成高电场,电子在从源区向漏区移动的过程中,将受此电场加速成高能电子,它碰撞产生电子空穴对,热电子从电场获得能量,造成电性能上的问题,如被栅氧化层陷阱俘获,影响器件阈值电压控制
LDD注入在沟道边缘的界面区域产生复杂的横向和纵