其中:晶振负载电容外匹配电容计算及晶振振荡电路设计经验总结□□MCUDSTM32F103XX叮WiFiUAP6212UAP6XXX叮USBHUB(FE1.1SUGL850G)□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□叩叮叮叮叮晶体元件的负载电容是指在电路中跨接晶体两端的总的外界有效电容,是晶振要正常震荡所需要的电容。如果从石英晶体插脚两端向振荡电路方向看进去的全部有效电容为该振荡电路加给石英晶体的负载电容。石英晶体的负载电容的定义如下式:为晶体两个管脚之间的寄生电容(又名晶振静态电容或),在晶体的规格书上可以找到具体值,一般不等。如图二是某的电气参数,其寄生电容典型值是(在表格中采用的是)。ElectricalSpecificationsParameterSymbCandittonMinTypMaxUnitsFrequenuyKangeFen3032768100KLHzFrequency'I'oleranceAF/FoATZ5T±10±2GppmTempeFature('cffi-cieTiEK艮EFTO25P-0.042OperatingTemperature-EDl60rStora呂ETemperutureRjngeTsiti-2D5rShuntCapacitanceg(1S51nFMotionalCapacitanceCiI24fFLoadCapEicitanceCL6Series[52FlD.com图、某晶体的电气参数指的是晶体振荡电路输入管脚到的总电容,其容值为以下三个部分的和。•需加外晶振主芯片管脚芯到的寄生电容•晶体震荡电路走线到到的寄生电容•电路上外增加的并联到的外匹配电容CD指的是晶体振荡电路输入管脚到的总电容。容值为以下三个部分的和。•需加外晶振主芯片管脚芯到的寄生电容•晶体震荡电路走线到到的寄生电容,•电路上外增加的并联到的外匹配电容图中标示出了,,的的组成部分。图、晶体振荡电路的概要组成□叩叮叮叮叮叮叮叮□□□□□loadcapacitance叮叮叮叮叮叮叮叮叮也□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□ic□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□12.5pFD16pFD20pF30pF,□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□3□□□□□□□□□□□□□□□□□□□□□血或电容52RD'.-图、晶振误差一负载电容(负载电容)U1叮叮叮叮叮叮C□C□□L1L2如图所示,如果晶振两端的等效电容与晶振标称的负载电容存在差异时,晶振输出的谐振频率将与标称工作的工作频率产生一定偏差(又称之为频偏),所以合理匹配合适的外加电容使晶振两端的等效电容等于或接近负载电容显得十分重要。假设我们需要计算的电路参数如下所述。芯片管脚的输入电容如图三所示,;所需要采用的晶体规格如图二所示,标称负载电容2假设我们需要计算的电路参数如下所述。芯片管脚的输入电容如图三所示,;所需要采用的晶体规格如图二所示,标称负载电容2□□□□□现在有很多芯片内部已经增加了补偿电容(),所以在设计的时候,只需要选按照芯片推荐的负载电容值的选择晶体即可,不需要额外再加电容。但是因为实际设计的寄生电路的不确定性,最好还是预留的位置。□□□□□□□□□□□□□C=C□□□□□□□□□□□□□□□□GDcypress□□□□□□□□□□□□□□□□cypress□□RTC□nvsram□□□□□□□□□□□□□□□□□4D□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□a□□□□□□XO□□□□□□□XI□□□□□□□□□□□□□□□□□□□□□□a□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□□a,□□CMOS□□□□□□□□□□□□□□□□□□□□□□a□□□□□□□□□□□□□□□□□□□□□□□.□□□□□□□□□□□□,□□□□□□□□□□□□□□□□□□□□□□□□□a□□□□□□□□□□□□□□□□□□□□□□□□,□□□□□□□□□□□□□□□□□,□□□□□□□□□□□□□□□□□□□□□□□□□□□PF□□□□□□□□□□□□□□,□□□□□□□□□□□□□□□□...