淮 阴 工 学 院EDA 技术实验指导书编者: 叶小婷电子与电气工程学院2014 年 6 月 7 日目 录实验一 基于 QUARTUSII 图形输入电路的设计.............................1实验二 基于 VHDL 格雷码编码器的设计................................ 16实验三 含异步清零和同步使能的加法计数器.............................18实验四 八位七段数码管动态显示电路的设计..............................实验五 数控分频器的设计..............................................实验六 图形和 VHDL 混合输入的电路设计................................实验七 四位并行乘法器的设计..........................................实验八 基本触发器的设计..............................................实验九 四位全加器设计................................................实验十 矩阵键盘显示电路的设计........................................实验十一 用 VHDL 设计七人表决器......................................实验十二 用 VHDL 设计四人抢答器......................................实验九 熟悉 PROTEL99 环境............................................39实验十 原理图设计 ..................................................42实验十一 元件制作与网络表操作.......................................44实验十二 印刷电路板设计.............................................47附录一 实验箱常用管脚分配表.........................................49附录二 参考程序.....................................................51实验一 基于 QUARTUSII 图形输入电路的设计一、实验目的1.通过一个简单的 3—8 译码器的设计,掌握组合逻辑电路的设计方法。2.初步了解 QUARTUSII 原理图输入设计的全过程。3.掌握组合逻辑电路的静态测试方法。二、实验设备1. PC 机一台;2. Altera Blaster 下载器一根;3. THGSC-3 型实验箱一台。三、实验原理3-8 译码器三输入,八输出。当输入信号按二进制方式的表示值为 N 时,输出端标号为 N 的输出端输出高电平表示有信号产生,而其它则为低电平表示无信号产生。因为三个输入端能产生的组合状态有八种,所以输出端在每种组合中仅有一位为高电平的情况下,能表示所有的输入组合。译码器不需要像编码器那样用一个输出端指示输出是否...