计算机组成原理实验报告——实验一多路选择器的设计与实现专业: 计算机科学与技术(师范)姓名: XXX 学号:指导老师:完成日期:一、 实验目的1、回顾多路选择器的原理2、熟悉 Logisim 软件的使用方法3、熟悉 ISE软件的开发过程4、锻炼使用VHDL语言面熟硬件的能力5、熟悉 Digilent Nexy3 FPGA开发板二、 实验内容用两种方法实现一个两位数据的2 选 1 多路选择器1、用 Logisim 软件设计 2 选 1 多路选择器并进行仿真2、使用 VHDL 语言设计 2 选 1 多路选择器,并在ISE环境下进行综合、仿真、调试,并下载到Digilent Nexy3 FPGA开发板进行验证三、 实验过程第一部分:用Logisim 实现 2 选 1 多路选择器Step 1:创建工程2 选 1 多路选择器的逻辑表达式:Z=(A* S)+(B*S),由此可知一个2 选 1 多路选择器需要用到与、或、非三种逻辑门电路Step 2:添加元件添加 U1、U2、U3、U4 四个与门电路, U5 一个非门电路, U6、U7 两个或门电路添加 A0、A1、B0、B1、S 五个输入端口, Z0、Z1 两个输出端口完成后如下图所示:Step3:连线完成后如下图所示:Step 4:仿真Step 5:编辑电路外观Step 6: 电路应用四、实验结果第一部分:用Logisim 实现 2 选 1 多路选择器实验结果1、表格:序号输入输出A1A0B1B0SZ1Z0( 预期)Z1Z0(实际)1000110101200101101030011100114010000101510000101061100011112、截图五、 实验心得通过实验我熟悉了Logisim 软件的使用方法,并且掌握了多路选择器的设计与实现 。