(一)上拉电阻的使用场合: 1、当 TTL 电路驱动 COMS 电路时,如果 TTL 电路输出的高电平低于 COMS 电路的最低高电平 (一般为 3
5V),这时就需要在 TTL 的输出端接上拉电阻,以提高输出高电平的值
2、OC 门电路必须加上拉电阻,才能使用
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻
4、在 COMS 芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路
同時管脚悬空就比较容易接受外界的电磁干扰(MOS 器件为高输入阻抗,极容易引入外界干扰)
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力
6、提高总线的抗电磁干扰能力
管脚悬空就比较容易接受外界的电磁干扰
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰
(二)上拉电阻阻值的选择原则包括: 1、从节约功耗及芯片的灌电流能力考虑应当足够大:电阻大,电流小
2、从确保足够的驱动电流考虑应当足够小:电阻小,电流大
3、对于高速电路,过大的上拉电阻可能边沿变平缓
综合考虑以上三点,通常在 1k到 10k之间选取
对下拉电阻也有类似道理
(三)对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素: 1. 驱动能力与功耗的平衡
以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡
2. 下级电路的驱动需求
同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流
3. 高低电平的设定
不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平
以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分