燕 山 大 学 EDA 课 程 设 计 报 告 书 题目:数字频率计 姓名: 班级: 成绩: 一 、 设计题目及要求 设计题目:数 字 频 率 计 设计要求: 1、 输 入 为 矩 形 脉 冲 , 频 率 范 围 0~ 999KHZ; 2、 用 3 位 数 码 管 显 示 , 只 显 示 最 后 结 果 , 不 要 将 计 数 过 程 显 示 出 来 ; 3、 单 位 为 HZ 和 KHZ 两 档 , 自 动 切 换 , 要 有 档 位 指 示 ; 4、 超 出 测 量 范 围 , 显 示 3 条 短 线 “---”, 且发出 间隔为 1 秒的蜂鸣报警。 二、 设计过程及内容 脉 冲 信号频 率 就是在单 位 时间内所产生的脉 冲 个数 , 表达式 f=N/T, f 为 被测 信号的频 率 ; N 为 计 数 器所累计 的脉 冲 个数 ; T 为 产生 N 个脉 冲 的时间, 所以在 1S 时间内计 数 器所记录的结 果 , 就是被测 信号的频 率 。 此设计 问题可分为 分频 器模块, 计 数 器模块, 报警电路模块, 数 据选择器模块, 锁存器模块, 档 位 模块和 扫描显 示 模块。 1 、 总体电路图 2、各部分电路图及功能说明 2.1计数器模块 计数器及报警电路输出电路: 功能说明: 本 块 电 路 使 用 了 七 个74160 十 进 制 计 数 器 。其中从左起的前六块 74160 为计 数 功能,最后一块 提供报警的信号输出。在作为计 数 器 的六块 74160 计 数 器中,从左起的前三块 实现的是 0~ 999Hz 的计 数 及数 据输出。如果超出该范围后三块 74160 计 数 器 会有高电 平输出,然后用 后三块 12 个 数 据输出端的或门组合形成档位控制 信号。当高位输出超出量程时,最后一块 74160 计 数 器 会有高电 平输出,然后用 其输出端或门实现报警的功能。 2.2数据选择器模块 功能说明: My74157q 是总线的数 据选择器 当 SEL=0 时,选择 A 总线输入即高三位。当 SEL=1 时 B 总线输入即低三位。SEL 由档位中的 Hz 输出端控制 。 数据选择器电路: 2.3锁 存 器模块 功能说明: 本 电 路 用 两 个 74273, 上 一 数 据 选 择 电 路 的 数 据 从 D1~ D12 输 入 到 74273中 存 储 。当有 CLK 脉冲时, 数 据 从 Q1~ Q12 输 出。其中 CLK 接 1S 的 时钟信号加非门输 出端。实...