第二部分、数字电路部分 四、组合逻辑电路的设计与测试 一、实验目的 1、掌握组合逻辑电路的设计的设计与测试方法。 2、熟悉EWB 中逻辑转换仪的使用方法。 二、实验内容 设计要求:有A、B、C 三台电动机,要求A 工作B 也必须工作,B 工作C 也必须工作,否者就报警。用组合逻辑电路实现。 三、操作 1、列出真值表,并编写在逻辑转换仪中“真值表”区域内,将其复制到下表中。 2、写出其逻辑表达式和最简表达式: 3、由最简表达式分别得出用与非门连接的电路,用三个电平开关作为 ABC输入,输出接彩色指示灯,验证电路的逻辑功能。将连接的电路图复制到下表中。 五、触发器及其应用 一、实验目的 1、 掌握基本 JK、D 等触发器的逻辑功能的测试方法。 2、 熟悉 EW B 中逻辑分析仪的使用方法。 二、实验内容 1、测试 D 触发器的逻辑功能。 2、触发器之间的相互转换。 3、用 JK 触发器组成双向时钟脉冲电路,并测试其波形。 三、操作 1、D 触发器 在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 nnDQ1 其输出状态的更新发生在 CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器。 图 2.5.1 为双 D 74LS74 的引脚排列及逻辑符号。 图 2.5.1 74LS74 的引脚排列及逻辑符号 在 EW B 中连接电路如图 2.5.2 所示,记录表 2.5.1 的功能表。 图 2.5.2 输 入 输 出 DS DR CP D 1nQ nQ 0 1 × × 1 0 × × 1 1 ↓ 0 1 1 ↓ 1 2、触发器之间的相互转换 在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。但可以利用转换的方法获得具有其它功能的触发器。 在 T′触发器的 CP 端每来一个 CP 脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中,其状态方程为:1nnQQ 。 同样,若将 D 触发器Q 端与 D 端相连,便转成 T′触发器。如图 2.5.3 所示。 DQCP Q QQ 图 2.5.3 D 转成 T′ 在 EW B 中连接电路如图 2.5.4 所示,测试其功能。 图 2.5.4 D 转成 T′触发器 3、双向时钟脉冲电路的测试。 ①、按图 2.5.5 用 JK 触发器和与非门组成双向时钟脉冲电路。 图2.5.5 ②、CP 用 10Hz时钟源,将 CP、Q、Q 、CPA、CPB 接入逻辑分析仪的输入端,把设计好的电路复制到下表中: ③、在逻辑分析仪面板中设置内时钟频率为 100Hz,把逻辑分析仪显示波形复制到下...