精品文档---下载后可任意编辑IEEE1394 物理层核的设计与验证的开题报告一、选题背景及意义国际标准化组织(ISO)推出了许多高速串行总线的标准,其中包括了 IEEE1394 总线(也被称为 FireWire 或 i
IEEE1394 是一种高速的串行总线,可以在数字音频、视频,以及计算机网络等多个领域得到广泛应用
本选题的主要目的是基于 VHDL 语言进行 IEEE1394 物理层核的设计与验证,以实现一种可用于高速数字音像传输的芯片
二、讨论内容与技术路线1
讨论内容(1)讨论 IEEE1394 总线的基本原理和标准,了解传输协议及物理层的特点和要求
(2)设计、实现 IEEE1394 物理层的 ASIC 芯片,主要包括发射端和接收端,其中发射端部分主要包括码型生成电路和时钟恢复电路;接收端部分主要包括信号检测电路和解码电路
其中,码型生成电路主要实现将输入数据流转换成 IEEE1394 总线所要求的信号码型;时钟恢复电路实现从数据流中恢复时钟,包括数据锁相、编码锁相、时钟锁相等步骤
(3)设计一个高速数据收发系统,以测试该芯片的性能
技术路线(1)讨论 IEEE1394 总线的基本原理和标准,了解传输协议及物理层的特点和要求
(2)基于 Xilinx 平台,采纳 VHDL 语言进行物理层核的设计
(3)使用 ModelSim 仿真软件,对设计的电路进行验证;使用Nios II 软件进行 FPGA 编程,将芯片在 FPGA 上进行验证
(4)通过 FPGA 验证,对 ASIC 芯片进行后续设计和实现
三、拟采纳的技术和方法1
采纳 VHDL 语言进行电路设计,模拟实现 ASIC 芯片
使用 ModelSim 仿真软件,验证设计的电路的正确性
使用 Nios II 软件进行 FPGA 编程,对芯片进行验证
精品文档---下载后可任意编