精品文档---下载后可任意编辑试卷评分基本规则数字逻辑设计及应用课程考试题 中文 A 卷 (120 分钟) 考试形式:闭卷考试日期 2024 年 7 月日课程成绩构成:平常 20 分, 期中 20 分, 实验 0 分, 期末 60 分一二三四五六七八九十合计一、 填空题 (每空 1 分,共 5 分)1、CMOS 与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上
2、DAC 的功能是将( 数字 )输入成正比地转换成模拟输出
3、512×4 EPROM 可存储一个( 9 )输入 4 输出的真值表
4、74X163 的 RCO 输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是 15
5、已知二进制原码为 ( 001101) 2, 问对应的 8-bit 的补码为 (00001101)2
二、单项选择题:从以下题目中选择唯一正确的答案
(每题 2 分,共 10 分)1、八路数据分配器的地址输入端有( B )个
52、以下描述一个逻辑函数的方法中( C )只能唯一表示
3、实现同一功能的 Mealy 型同步时序电路比 Moore 型同步时序电路所需要的( B )
状态数目更多 B
状态数目更少 C
触发器更多 D
触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )
3 C5、下列各逻辑函数式相等,其中无静态冒险现象的是( D )
F=B’C’+AC+A’B B
F=A’C’+BC+AB’C
F=A’C’+BC+AB’+A’B D
F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析: (共 10 分)1.求逻辑函数 F=AB+ A ' BC '+BC 最简和之积表达式
(4 分)解:F=B(2)