淮 阴 工 学 院《数字电子技术》课程实验期末考核2024-2024 学年第 2 学期实验名称:电子秒表电路的设计 班 级:学 号:姓 名:学 院:电子与电气工程学院专 自动化业:系 别:自动化指 导 老师:《数字电子技术》实验指导老师组成 绩:2024 年 07 月电子秒表电路的设计一、实验目的1 .学习数字电路中基本 RS 触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用. 2 。学习电子秒表的调试方法。 二、实验原理图 11 -1 为电子秒表的电原理图。按功能分成四个单元电路进行分析。 1.基本 RS 触发器 图 11 -1 中单元 I 为用集成与非门构成的基本 RS 触发器。属低电平直接触发的触发器,有直接置位、复位的功能 。 它的一路输出作为单稳态触发器的输入,另一路输出 Q 作为与非门 5 的输入控制信号。 按动按钮开关 K2 (接地),则门 1 输出 =1 ;门 2 输出 Q =0 ,K2 复位后 Q 、状态保持不变。再按动按钮开关 K1 , 则 Q 由 0 变为 1 ,门 5 开启, 为计数器启动作好准备。 由 1 变 0 ,送出负脉冲,启动单稳态触发器工作。 基本 RS 触发器在电子秒表中的职能是启动和停止秒表的工作。 2。 时钟发生器 图 11 -1 中单元Ⅲ为用 555 定时器构成的多谐振荡器,是一种性能较好的时钟源。调节电位器 RW ,使在输出端 3 获得频率为 50HZ 的矩形波信号,当基本 RS 触发器 Q =1 时,门 5 开启,此时 50HZ 脉冲信号通过门 5 作为计数脉冲加于计数器①的计数输入端 CP2 。 图 11-2 单稳态触发器波形图 图 11-3 74LS90 引脚排列 3.计数及译码显示 二—五—十 进制加法计数器 74LS90 构成电子秒表的计数单元,如图 11 -1 中单元Ⅳ所示。其中计数器①接成五进制形式,对频率为 50HZ 的时钟脉冲进行五分频,在输出端 QD 取得周期为 0。1S 的矩形脉冲,作为计数器②的时钟输入。计数器②及计数器③接成 8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示 0。1 ~0.9 秒;1 ~9 秒计时。 注:集成异步计数器 74LS90 74LS90 是异步二—五-十 进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器. 图 11 -3 为 74LS90 引脚排列,表 11 -1 为功能表。 通过不同的连接方式,74LS90 可以实现四种不同的逻辑功能;而且还可借助 R0...