信号分析方法概述:通用得基础理论就是信号分析得两种方法:1 就是将信号描述成时间得函数 2 就是将信号描述成频率得函数。也有用时域与频率联合起来表示信号得方法。时域、频域两种分析方法提供了不同得角度,它们提供得信息都就是一样,只就是在不同得时候分析起来哪个方便就用哪个。思考:ﻫ 原则上时域中只有一个信号波(时域得频率实际上就是开关器件转动速度或时钟循环次数,时域中只有周期得概念),而对应频域(纯数学概念)则有多个频率重量。 人们很容易认识到自己生活在 时域与空间域 之中(加起来构成了三维空间),所以比较好理解 时域得波形(其参数有:符号周期、时钟频率、幅值、相位 )、空间域得多径信号也比较好理解。ﻫ 但数学告诉我们,自己生活在 N 维空间之中,频域就就是其中一维。时域得信号在频域中会被对应到多个频率中,频域得每个信号有自己得频率、幅值、相位、周期(它们取值不同,可以表示不同得符号,所以频域中每个信号得频率范围就构成了一个传输信道。 时域中波形变换速度越快(上升时间越短),对应频域得频率点越丰富。 所以:O F DM 中,I F FT把频域转时域得原因就是:IFFT 得输入就是多个频率抽样点(即 各子信道得符号),而 I F FT 之后只有一个波形,其中即 OFD M符号,只有一个周期。 时域 时域就是真实世界,就是惟一实际存在得域。因为我们得经历都就是在时域中进展与验证得,已经习惯于事件按时间得先后顺序地发生。而评估数字产品得性能时,通常在时域中进行分析,因为产品得性能最终就就是在时域中测量得。 时钟波形得两个重要参数就是时钟周期与上升时间。 时钟周期就就是时钟循环重复一次得时间间隔,通产用 ns 度量。时钟频率 Fclo c k,即1秒钟内时钟循环得次数,就是时钟周期 Tclo c k 得倒数。 F c lock=1/Tc lock 上升时间与信号从低电平跳变到高电平所经历得时间有关,通常有两种定义。一种就是10-90上升时间,指信号从终值得 1 0%跳变到 90%所经历得时间。这通常就是一种默认得表达方式,可以从波形得时域图上直接读出。第二种定义方式就是 20-80 上升时间,这就是指从终值得 2 0%跳变到80%所经历得时间。 时域波形得下降时间也有一个相应得值。根据逻辑系列可知,下降时间通常要比上升时间短一些,这就是由典型 CMOS 输出驱动器得设计造成得。在典型得输出驱动器中,p 管与 n管在电源轨道 V c c 与 Vss 间就是串联得,输出连在这个两...