锁相技术课程论文题目名称:模拟锁相环电路设计与应用模拟锁相环电路设计与应用仝燕( 中原工学院信息 123,河南 郑州)摘 要:通过对锁相环电路的介绍,提出模拟锁相环电路设计的方案,方案中提出了电路中各部件的设计和选择,并给出了锁相环电路的应用范围。关键词:锁相环;电路设计;电路改进A nalog Phase-locked Loop Circuit Design And ApplicationTongYan(Zhongyuan university of technology, zhengzhou, Henan)Abstract: The introduction of the PLL circuit is proposed analog phase-locked loop circuit design program, which proposes a circuit design and selection of the .ponents and gives PLL application circuit.Keywords: PLL; circuit design; circuit improvement1.引言锁相环路是一种反馈电路,锁相环的英文全称是 Phase-Locked Loop,简称PLL。其作用是使得电路上的时钟和某一外部时钟的相位同步。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环可用来实现输出和输入两个信号之间的相位同步。当没有基准(参考)输入信号时,环路滤波器的输出为零(或为某一固定值)。这时,压控振荡器按其固有频率 fv 进行自由振荡。当有频率为 fR 的参考信号输入时,uR 和uv 同时加到鉴相器进行鉴相。假如 fR 和 fv 相差不大,鉴相器对 uR 和 uv 进行鉴相的结果,输出一个与 uR 和 uv 的相位差成正比的误差电压 ud,再经过环路滤波器滤去 ud 中的高频成分,输出一个控制电压 uc,uc 将使压控振荡器的频率 fv(和相位)发生变化,朝着参考输入信号的频率靠拢,最后使 fv= fR,环路锁定。环路一旦进入锁定状态后,压控振荡器的输出信号与环路的输入信号(参考信号)之间只有一个固定的稳态相位差,而没有频差存在。这时我们就称环路已被锁定。环路的锁定状态是对输入信号的频率和相位不变而言的,若环路输入的是频率和相位不断变化的信号,而且环路能使压控振荡器的频率和相位不断地跟踪输入信号的频率和相位变化,则这时环路所处的状态称为跟踪状态。锁相环路在锁定后,不仅能使输出信号频率与输入信号频率严格同步,而且还具有频...