..数字电子技术习题一、选择题1.余3码01111001对应的8421BCD码为:(A)A.(01000110)BCDB.(00111001)BCDC.(01100110)BCDD.(10011100)BCD2.用8421BCD码表示的十进制数45,可以写成:(C)A.75B.[1011101]BCDC.[01000101]BCDD.[1010111]23.函数)15,13,9,8,7,5,4,3,2(),,,(mDCBAF的最简与或式为:(D)A.CBACDACBABDCBAF;B.CBADCACBABCDCBAF;C.BDCDADCACBACBACBAF;D.BDCBACBACBAF.4.函数FWXWYXYWZXZ,可以写成:(A)A.FWXYZB.))((ZXWYXWFC.FWXYZD.ZXYWWXF5.在下列各种电路中,属于组合电路的有:(A)A.译码器B.触发器C.寄存器D.计数器6.在下列各种电路中,不属于组合电路的有:(D)A.译码器B.编码器C.加法器D.计数器7.试判断图示组合电路,在C=1时的逻辑功能为:(C)A.同或门B.与非门C.或非门D.与或非门..?ACBF==≥18.试判断图示组合电路,在C=0时的逻辑功能为:(C)A.同或门B.与非门C.与门D.与或非门?ACBF==≥19.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:(D)A.16GB.128GC.32GD.64G10.某台计算机的内存储器设置有32位的地址线,8位并行数据输入/输出端,试计算它的最大存储量是:(C)A.16GB.128GC.32GD.64G11.十进制数56用8421BCD码表示可以写成:(D)A.36B.[00100100]BCDC.[01101001]BCDD.[01010110]BCD12.函数CBAF的对偶式为:(A)A.)(CBAFB.)(CBAFC.)(CBAFD.)(CBAF13.下列各种常用逻辑器件中,属于组合逻辑器件的有:(A)A.74LS153B.74LS160C.74LS194D.74LS16114.判断图示组合电路的逻辑功能为:(A)A.异或门B.或门C.与或非门D.或非门15.知某门电路的输入及输出波形如附图所示,试按正逻辑判断该门是:(C)11&&&ABF..A.与非门B.异或门C.或非门D.同或门二、填空1、OC门电路的输出状态除了有高电平、低电平,还有____高阻态______。2、路在信号电平变化瞬间,可能与稳态下的逻辑功能不一致,产生错误输出,这种现象就是电路中的___竟争冒险________。3、编码是____译码____的逆过程。4、D触发器的特性方程为______Qn+1=D____________。5、单稳态触发器有___1___个稳定状态。6、译码是_编码_的逆过程。7、JK触发器的特性方程为nnnQKQJQ1。8、施密特触发器有_2__个阈值电压。三、逻辑代数化简(第1题8分,第2题7分,共15分)1.用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式1)BABCAY解:1CBBAABACBAY)()(2)CDDACABCCAYCDACABCADDACBCCAY)()(CDACDABCCA)(2.用卡诺图法把下列函数化简为最简与或形式。1)F(a,b,c,d)=∑m(0,1,2,3,4,5,6,7,10,11,14,15)FXYFXY?t..1100110011111111abcd0001111000011110F(a,b,c,d)=ac2)F(a,b,c,d)=∑m(0,1,2,3,4,5,6,7,10,11,15)1100110011111101abcd0001111000011110Facdbc。3)F(a,b,c,d)=∑m(2,4,5,6,8,9,10,12,13,14,15)0111011100101111abcd0001111000011110Fabcdacbc四、设计题1、试用译码器74LS138和基本门电路设计一个一位全加器。Ai、Bi、Ci-1分别为被..加数、加数、低位来的进位,Ci、Si分别为向高位的进位和本位和。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。解:解:74211111mmmmCBACBACBACBASiiiiiiiiiiiii74217421mmmmmmmm7421YYYY76531111mmmmCBACBACBACBACiiiiiiiiiiiii76537653mmmmmmmm7653YYYY2、试用小规模集成器件(与非门和非门)和中规模集成器件(译码器74LS138和基本门电路)分别设计一个三人意见一致电路,A,B,C分别表示三个人,Y为输出。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。解:A2A1A0G1G2AG2B74LS138Y0Y1Y3Y2Y4Y5Y6Y7..ABCCBAY3、试用译码器74LS138和基本门电路设计一个一位全减器。Ai、Bi、Ci-1分别为被减数、减数、低位来的借位,Ci、Di分别为向高位的借位和本位差。要求:1、列出真值表;2、写出表达式;3、画出逻辑图。74211111mmmmCBACBACBACBADiiiiiiiiiiiii74217421mmmmmmmm7421YYYY73211111mmmmCBACBACBACBACiiiiiiiiiiiii73217321mmmmmmmm7321YYYY4、用两种方法把74LS161设计成N=12的计数器。..5、用两种方法把74LS161设计成N=9...