电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

基于Quartus六十进制计数器的设计VIP免费

基于Quartus六十进制计数器的设计_第1页
1/16
基于Quartus六十进制计数器的设计_第2页
2/16
基于Quartus六十进制计数器的设计_第3页
3/16
EDA技术实践课程设计课程EDA技术实践课程设计题目六十进制计数器院系电气信息工程学院电气系专业班级学生姓名学生学号指导教师2014年7月25日EDA技术实践课程设计任务书课程EDA技术实践课程设计题目六十进制计数器专业姓名学号主要内容:利用QuartusII设计一个六十进制计数器。该电路是采用整体置数法接成的六十进制计数器。首先需要两片74160接成一百进制的计数器,然后将电路的59状态译码产生LD′=0信号,同时加到两片74160上,在下一个计数脉冲(第60个计数脉冲)到达时,将0000同时置入两片74160中,从而得到六十进制计数器。主要要求如下:(1)每隔1个周期脉冲,计数器增1;(2)当计数器递增到59时,进位端波形发生跳变,说明计数器产生进位信号,之后计数器会自动返回到00并重新计数;(3)本设计主要设备是两片74160同步十进制计数器,时钟信号通过建立波形文件得以提供。主要参考资料:[1]朱正伟.EDA技术及应用[M].第2版.北京:清华大学出版社,2013.[2]李国洪.EDA技术与实验[M].北京:机械工业出版社,2009.[3]陈忠平,高金定,高见芳.基于QuartusII的FPGA/CPLD设计与实践[M].北京:电子工业出版社,2010.[4]杨颂华.数字电子技术基础[M].第2版.西安:西安电子科技大学出版社,2009.[5]阎石.数字电子技术基础[M].第5版.北京:高等教育出版社,2006.[6]康华光.电子技术基础:数字部分[M].北京:高等教育出版社,2000.完成期限2014.7.21——2014.7.25指导教师专业负责人2014年7月18日目录1设计.........................................................................................................................................12方案选择与电路原理图的设计.............................................................................................12.1单元电路一:十进制计数器电路(个位)................................................................22.2单元电路二:十进制计数器(十位)........................................................................32.3单元电路三:置数与进位电路....................................................................................33元件选取与电路图的绘制.....................................................................................................43.1元件选取........................................................................................................................43.2电路图的绘制................................................................................................................44编译设计文件.........................................................................................................................55仿真设计文件.........................................................................................................................66总结.......................................................................................................................................10参考文献...................................................................................................................................11电工电子仿真实践课程设计(报告)1设计六十进制计数器的功能要求:(1)每隔1个周期脉冲,计数器增1;(2)当计数器递增到59时,进位端波形发生跳变,说明计数器产生进位信号,之后计数器会自动返回到00并重新计数;(3)本设计主要设备是两片74160同步十进制计数器,时钟信号通过建立波形文件得以提供。图1.1同步十进制计数器打开QuartusII软件,建立一个项目文件,以画原理图为设计方法,再新建一个block文件:点击New,在DeviceDesignFiles标签下选择第二项,点击OK。2方案选择与电路原理图的设计使用具有一定频率的时钟信号作为计数器的时钟脉冲作为同步控制信号,整体电路通过两片74160与其他门电路辅助等单元电路构成以实现置数进位功能...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

基于Quartus六十进制计数器的设计

您可能关注的文档

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部