课程编号:ELC06011北京理工大学2010-2011学年第二学期2009级数字电子技术基础B期末试题A卷注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效
班级学号姓名成绩一、(20分)填空1.在如下门电路中,哪些输出端能够直接互连bcde
若输出端不能互连,为什么
输出都呈现低阻抗,如果相连,如果一个门工作在高电平,一个门工作在低电平,会使两个门内部形成过电流而损坏器件67a)普通TTL门电路;b)普通CMOS门电路;c)OC门;d)三态输出门;e)OD门
2.一个4位D/A转换器的分辨率为1/151/(2^n-1),若参考电压VREF=6V,当输入码为0110时,输出电压为6/16*(8*0+4*1+2*1+1*0)=2V
3.存储容量为2K×8位的随机存储器,地址线为11(2的几次方就是十几根)根,数据线为8根;若用1K×4位的RAM来实现上述存储容量,需要4片
4.A/D转换器一般需要经过采样、保持、量化、编码4个过程
5.单稳态触发器输出脉冲的频率取决于,输出脉冲的宽度取决于
6.施密特触发器有2个稳定状态,单稳态触发器有1个稳定状态,多谐振荡器0个稳定状态
7.ROM设计的组合逻辑电路如图T1所示,写出逻辑函数Y0和Y1的表达式
Y0=∑(m1,m2,m6),Y1=∑(m0,m1,m5)
图T1二、(10分)将下列各式化简为最简与或式,方法不限
11.F1=AC+ABC+ACD+CD2.,约束条件:BC+ACD=0答案略三、(10分)已知图T3中(a)(b)(c)为TTL门电路,(d)(e)为CMOS门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式
(a)高电平VL代表低电平(b)cmos,ABCD(c)高阻(d)CMOS高阻(e)高电平图T3四、(10分)试用一片4位并行加法器74LS283(图T4)和异或门设计一个加/减法运算电路