工具软件的使用 前仿验证需要应用的软件主要包括开发软件Xilinx ISE 10
1,Modelsim 6
2b,监测软件Chipscopee Pro Analyzer
参数配置方法和软件使用流程按照下述使用步骤
1 IS E 的使用 1)点击“start”菜单里面的“Xilinx ISE 10
1”,进入主界面
1 ISE主界面 2)点击菜单里面的“file->new project”,进入以下界面
2 工程的建立 3)在project name中输入所要建立的工程名“rfid_typeb(举例)”,点击“next”
3 工程的命名 4)点击 next,根据 FPGA的型号选择环境参数
family:virtex2p; device:XC2VP30; Package:FFG896 ; synthesis tool:Synplify(verilog); simulator:modelsim_se verilog; preferred language:verilog
选择好以后点击next
4 工作条件的配置 5)准备好要验证的verilog文件,继续点击“next”, 点击“add source”按钮添加 verilog代码,添加后依次点击“next—>ok—>finish”
5 添加验证文件 图2
6 确认添加的文件 图2
7 文件添加成功 图2
8 成功创建工程后的ISE主界面 7)双击“synthesis-Synplify”按钮,运行正确以后,会出现“√”的标志
9 文件的综合 8)配置管脚 点击“user constraints”中的“floorplan IO-pre synthesis”
10 管脚配置界面 18000-6B 256bits存储器设计中的管脚设置的例子如下
11管脚配置的