工具软件的使用 前仿验证需要应用的软件主要包括开发软件Xilinx ISE 10.1,Modelsim 6.2b,监测软件Chipscopee Pro Analyzer。参数配置方法和软件使用流程按照下述使用步骤。 2.1 IS E 的使用 1)点击“start”菜单里面的“Xilinx ISE 10.1”,进入主界面。 图 2.1 ISE主界面 2)点击菜单里面的“file->new project”,进入以下界面。 图2.2 工程的建立 3)在project name中输入所要建立的工程名“rfid_typeb(举例)”,点击“next”。 图2.3 工程的命名 4)点击 next,根据 FPGA的型号选择环境参数。 family:virtex2p; device:XC2VP30; Package:FFG896 ; synthesis tool:Synplify(verilog); simulator:modelsim_se verilog; preferred language:verilog。 选择好以后点击next。 图2.4 工作条件的配置 5)准备好要验证的verilog文件,继续点击“next”, 点击“add source”按钮添加 verilog代码,添加后依次点击“next—>ok—>finish”。 图2.5 添加验证文件 图2.6 确认添加的文件 图2.7 文件添加成功 图2.8 成功创建工程后的ISE主界面 7)双击“synthesis-Synplify”按钮,运行正确以后,会出现“√”的标志。 图2.9 文件的综合 8)配置管脚 点击“user constraints”中的“floorplan IO-pre synthesis”。 图2.10 管脚配置界面 18000-6B 256bits存储器设计中的管脚设置的例子如下。 图2.11管脚配置的 配置好管脚之后按保存按钮然后关闭。 9)综合布局布线生成下载文件“.bit”文件。 右击“generate programming file”选中“run all”,运行结束后,会有“√”的标志。 图 2.12 综合布局布线 10)双击“configure target device”连接开发板。 图 2.13 连接开发板 点击“finish”按钮。 图2.14 目标板连接成功 11)下载bit文件。 连续点击两次“cancell”按钮选中“rfid.bit”点击“open”按钮。 图2.15 选择要下载的 bit文件 图2.16 确认添加的bit文件 点击“ok”后出现以下界面。 图2.17 开发板目标芯片选择界面 选中“device 3(FPGA,xc2vp30)”点击“ok”按钮,进入下载页面。 图2.18 进入下载界面 选中“rfid.bit”文件,点击“program”。 图2.19 下载bit文件 图2.20 下载成功 2.2 Chipscopee 的使用 1)在现有文件中添加“Chipscope”文件。 图2.21 添加“Chipscope”文件 2)选中“Chipscope Definition...