1 / 5 数电时序电路设计报告(一)实验题目: JK 触发器附加必要的门电路设计8421BCD码的十进制计数器
( 二) 实验要求:(1)设计要求:用一个译码驱动器74LS48驱动 1 个LED七段显示器;轮流显示1 位十进制数;(2)仿真测试电路的输出(用发光二极管指示)
(三)实验思路: 8421BCD码是四位编码方式,而一个JK 触发器只能储存一位二进制代码,所以要用四个JK 触发器才能构成一个十进制计数器,再在四个输出端接一个74LS48译码器,就能满足题目的要求
2 / 5 (四)设计步骤(1)由设计要求画出真值表Q3n Q2n Q1n Q0n Q3n+1 Q2n+1 Q1n+1 Q0n+1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 1 0 0 0 1 0 0 0 1 0 0 1 0 0 0 0 (2)由真值表画出卡诺图,并化简卡诺图Q3n+1 Q2n+10 0 X 1 0 0 X 0 0 1 X X 0 0 X X 0 1 X 0 0 1 X 0 1 0 X X 0 1 X X 3 / 5 Q1n+1 Q0n+1 与触发器的特征方程进行对比得, J0=K0=1; J1= Q0n· Q3n’( 即 Q3n非),K1=Q0n; J2=K2=Q1n· Q0n; J3= Q2n· Q1n· Q0n, K3=Q0n
(3)采用 Quartus II 7
2软件画出设计电路图(4) 对设计电路图进行仿真测试(5)参照型号 EP2C5T144C8可编程芯片的实验板情况下,给设计好的原理图配置芯片引脚,并重新输出电路图
则此时该实验电路设计已完成,连接实验板,下载