数字钟课程设计心得(精选多篇)第一篇:数字钟课程设计心得一、设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟
而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及有用方法
且由于数字钟包括组合逻辑电路和时叙电路
通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法
二、设计要求(1)设计指标① 时间以 12 小时为一个周期;② 显示时、分、秒;③ 具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;④ 计时过程具有报时功能,当时间到达整点前 10 秒进行蜂鸣报时;⑤ 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号
(2)设计要求① 画出电路原理图(或仿真电路图);② 元器件及参数选择;③ 电路仿真与调试;④pcb 件生成与打印输出
(3)制作要求自行装配和调试,并能发现问题和解决问题
三、原理框图1.数字钟的构成数字钟实际上是一个对标准频率(1hz)进行计数的计数电路
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的 1hz 时间信号必须做到准确稳定
通常使用石英晶体振荡器电路构成数字钟
(a)数字钟组成框图2.晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的 32768hz 的方波信号,可保证数字钟的走时准确及稳定
不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路
一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用 ttl 门电路构成;另一类是通过 cmo 非门构成的电路,本次设计采