电脑桌面
添加小米粒文库到电脑桌面
安装后可以在桌面快捷访问

通信工程开题报告样本

通信工程开题报告样本_第1页
1/11
通信工程开题报告样本_第2页
2/11
通信工程开题报告样本_第3页
3/11
毕业论文开题报告撰写规定1.开题报告重要内容1)课题讨论目和意义;2)重要参照文献综述;3)课题讨论重要内容;4)讨论办法;5)实行筹划。 6)重要参照文献:不少于 5 篇,其中外文文献不少于 1 篇。2.撰写开题报告时,所选课题课题名称不得多于 25 个中文,课题讨论份量要恰当, 讨论内容中必要有自己看法和观点。3.开题报告字数不少于 3000 字(艺术类专业不少于字),其中,重要参照文献综述字数不得少于 1000 字,开题报告格式按学校《本科毕业设计/论文撰写法律规范》规定撰写。4. 指引老师和责任单位必要审查签字。5.开题报告单独装订,本附件为封面,后续表格请从网上下载并用 A4 纸打印后填写。6. 此开题报告合用于全校各专业,某些特别专业需要变更,由所在院(系)在此基本上提出调节方案,报学校审批后执行。武昌首义学院本科生毕业论文开题报告学 生 姓 名 学 号专业班级院(系)指引老师职称课题名称基于 FPGA 图像数据解决 FIFO 核设计 1. 课题讨论目和意义异步 FIFO(FirstInFirstOut,先进先出对列)存储器是一种在数字系统中得到广泛应用先进先出逻辑器件。在当代集成电路芯片中,由于设计规模不断扩大,一种系统中往往具有各种时钟,使用异步 FIFO 可以在两个不同步钟系统之间,迅速而以便地传播实时数据,因此异步 FIFO 惯用于数据缓存和容纳异步信号频率或相位差别。数据读、写操作是跨时钟域,因而数据丢失概率不为零。对于 异步 FIFO 存储器而言,数据是由某一种时钟域控制信号写人 FIFO,而由另一种时钟域控制信号将数据读出 FIFO。异步 FIFO 电路是当代集成电路芯片飞速进展产物,应用领域十分广泛,潜在市场需求量十分庞大,但由于国内对该方面讨论起步较晚,国内某些讨论所和厂商开发FIFO 电路还远不能满足市场和军事需求,因此对异步 FIFO 电路讨论非常具备意义。2.重要参照文献综述在 20 世纪 80 年代初期对 FIFO 存储器容量和速度需求都很低,因此那时 FIFO 芯片是基于移位寄存器中规模集成(MSI)器件,由于这种芯片在容量不会太大,因此其速度也不也许不久。新型 FIFO 芯片是基于 RAM 构造大规模集成(LSI)电路,其内部存储单元使用一种双端口 RAM,具备输入和输出两套数据线。由于采纳 RAM 构造,数据从写入到读出延迟时间将大大缩短。这种芯片能在存储宽度和深度上得到很大进展。当前,为了更大提高芯片容量,其内部存储单元使用动态 RAM 代替静态RAM,...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。
3、如文档内容存在违规,或者侵犯商业秘密、侵犯著作权等,请点击“违规举报”。

碎片内容

通信工程开题报告样本

确认删除?
VIP
微信客服
  • 扫码咨询
会员Q群
  • 会员专属群点击这里加入QQ群
客服邮箱
回到顶部