第1页共8页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第1页共8页电子专业PLD实训指导书一、实训目的1、掌握基本元器件编程方法2、熟悉KHF-5型CPLD实验箱的使用3、掌握MAX+PLUSII以及CPLDDOWNLOAD软件的使用4.熟练使用VHDL语言编程二、时间地点实训中心(电子技术实验室)三、实训班级四、指导老师冯鸥五、实训内容内容1KHF-5实验开发系统简介1.系统基本特征配备:本实验箱配有altera低电压1k系列(3万门以上)芯片下载板资源:芯片门数最多达到10万门(ACEX1K100),管脚可达208脚。编辑方式有图形编辑,文本编辑,波形编辑,混合编辑等方式,硬件描述语言有AHDL,VHDL,Verilog-HDL等语言。主板功能:配有模拟可编程器件ispPAC器件系列,突破传统的EDA实验箱一般只做数字电路实验的模式,用户可以在实验箱上通过的模拟可编程器件进行模拟电子的开发训练。实验箱配有10个数码管,(包括6个并行扫描数码管和4个串行扫描数码管)。16个数据开关,4个脉冲开关,数据开关和脉冲开关可配合使用,也可单独使用。A/D转换,采用双AD转换,有常规的8位A/D转换器ADC0809,还可以适配位数较高,速度较快的12位A/D转换器MAX196。D/A转换器,采用学生所熟知的芯片DAC0832.通用小键盘,本实验箱提供16个微动开关(4X4),可通他们方便的进行人机交互。单片机扩展槽,由于实验箱上的所有资源(如数码管、数据开关、小键盘等)都可以借用,因此通过此扩展槽可以开发单片机及单片机接口实验。外围扩展口,为了便于开发,本实验箱还预留一个40PIN的扩展槽,用以与外围电路的联接。模拟数字混合设计1.4.详细的管脚说明第2页共8页第1页共8页编号:时间:2021年x月x日书山有路勤为径,学海无涯苦作舟页码:第2页共8页下面详细的介绍有关电路组成:(1)时钟源本实验器CPLD芯片由50M晶振提供振荡频率,接与P183管脚。为了方便操作,还为系统提供了约1Hz—1MHz连续可调的时钟信号,接至CPLD的P78脚,通过调节短路夹J1和J2来改变其输出频率值。22.1184MHz的时钟信号接于CPLD的80脚(P80)。(2)输入开关本实验器中的开关设计新颖独特,有创意,与一般电路中的开关设计不同。本实验器中有16个数据开关(SW1——SW16),4个脉冲开关(KP1——KP4)。在通常状态下数据开关和脉冲开关为低电平。数据开关和脉冲开关可配合使用,也可单独使用。若二者配合使用,在数据开关为低电平时,按下脉冲开关则产生一个高脉冲;在数据开关为高电平时,按下脉冲开关则产生一个低脉冲。其中16个数据开关与CPLD的管脚的连接情况依次为:SW1-P103,SW2-P104,SW3-P111,SW4-P112,SW5-P113,SW6-P1114,SW7-P115,SW8-P116,SW9-P119,SW10-P120,SW11-P121,SW12-P122,SW13-P125,SW14-P126,SW15-P127,SW16-P128。同时与数据开关和CPLD相应引脚相连的还有16个LED显示管,可以作为输出使用。在作为输出时,不论数据开关和脉冲开关为高电平还是低电平,均不影响其状态。脉冲开关(KP1——KP4)与CPLD的管脚的连接情况依次为P103,P104,P111,P112与数据开关SW1—SW4复用CPLD管脚。脉冲开关经RS触发器去抖动之后,便可实现在数据开关为高电平时产生一个负脉冲,在数据开关为低电平时产生一个正脉冲。此电路极适合作计数器,暂存器的脉冲输入、分析测试观察用。(3)数码管显示本实验器有10个数码管(SEG1——SEG10),采用共阴极8段LED显示。其中SEG1——SEG2采用静态显示方式,SEG3——SEG10采用动态扫描显示方式。数码管SEG1——SEG10与CPLD的对应管脚接法为:SEG1(a,b,c,d,e,f,g,p)——P161(D4),P162(D5),P163,P164(D6),P166(D7),P167,P168,P169SEG2(a,b,c,d,e,f,g,p)——P170,P172,P173,P174,P175,P176,P177,P179,其中P169、P179分别接到两个数码管的小数点上。其中SEG1、SEG2的8段LED显示输入端分别与8个LED管相连且同时显示。LED在实验箱上的标志为D17—D32分别对应P161(D4),P162(D5),P163,P164(D6),P166(D7),P167,P168,P169P170,P172,P173,P174,P175,P176,P177,P179SEG3——SEG10的共阴公共端G经74138译码并反相后分别与CPLD的对应管脚相连,74138的A、B、C...