实验二中规模组合逻辑电路设计一:实验目的1、熟悉并验证基本的中规模组合逻辑电路芯片。2、利用中规模组合逻辑电路进行设计。二:实验仪器及设备1、数字逻辑实验箱DSB-31台2、元器件:74LS00两块,74LS86一块,74LS283两块,74LS138两块3、电阻、导线若干三、实验内容(必做项目)1、测试74LS283加法器、74LS138三八译码器的功能2、利用加法器和译码器实现适当的设计功能1.174LS283的引脚分配1.274LS138的引脚分配2、利用加法器和译码器实现适当的设计功能•用两个4位并行加法器和适当的逻辑门电路实现(X+Y)×Z,其中,X=x2x1x0、Y=y2y1y0、Z=z1z0均为二进制。•用两个3-8线译码器74138和适当的逻辑门实现2421码到8421码的转换。四、思考题1、仅使用2片283实现2位十进制数8421码到二进制码的转换。2、用三八译码器和适当的门电路设计一个全加器。