实验课程名称 VHDL 硬件描述语言实验报告 实验项目名称 Quartus II 实验操作 专 业 班 级 电子信息科学与技术 08 级1 班 学 生 姓 名 郎子龙 学 号************指 导 教 师 李良荣 理 学 院 实验时间:2010 年 12 月 5 日 明德至善 博学笃行 QuartusII 实验操作| VHDL 硬件描述语言实验报告 1 Quartus II 实验操作 1.实验目的 (1)掌握EDA 工具QuartusII 软件的使用方法。 (2)学会用QuartusII 软件建立项目并编写程序和调试下载的方法。 (3)掌握VHDL 程序的软件及硬件的仿真方法。 (4)学会使用实验室提供的“KH-31001 型 FPGA/CPLD 开发试验平台”进行验证。 (5)熟练掌握VHDL 程序的编写方法和注意事项。 2.实验要求 (1)编写实验所用的VHDL 程序。 (2)使用QuartusII 编译,查找程序错误并修改至正确无误。 (3)使用QuartusII 仿真,生成波形文件。 (4)使用QuartusII 进行引脚的分配,再次编译,生成可下载到开发试验平台的文件。 (5)下载到开发平台进行硬件验证。 3.实验准备 (1)装有 QuartusII 软件的电脑一台。 (2)连接好电脑的“KH-31001 型 FPGA/CPLD 开发试验平台”。 (3)预先编写好的VHDL 程序。 4.实验步骤 1.新建设计: 点击工具条中的按钮(或主菜单 File 下选择)即进入设计文档选择窗口,如图 1 所示。还有另一种方法是先建项目,再建文档。这里用的是第一种方法。 (1)建立VHDL 设计文件: 在图 1 中选择 VHDL file 即可进入 VHDL 文件编辑界面,输入设计源程序,点击明德至善 博学笃行 2 VHDL 硬件描述语言实验报告|QuartusII 实验操作 保存文件,这时将弹出如图2 所示提示窗口,选择存储目标文件夹、输入文件名后点击,又出现如图3 追求的项目存储提示窗口,点击“是”后弹出如图4 所示信 图1 QuartusII 设计界面及文档建立方法 息 输入提示窗,在中 输入D:/Users/MSI/Documents/QUARTUSII/CNT4/CNT4 后点击,可能会弹出如图5 所示询问信息(不存在,是否现在创建该项目文件夹),点击“是”确定即可,保存后界面如图6 所示。可以注意到文件的路径、工具按钮以及示窗中信息的变化。 图2 文件保存提示窗 明德至善 博学笃行 QuartusII 实验操作| VHDL 硬件描述语言实验报告 3 图3 项目建立提示窗 新建一个VHDL 程序,编写如下: --这是一个4 位加法计数器的VHDL 程序。...