财 经 职 业 技 术 学 院学 生 毕 业 设 计 ( 论 文 ) 报 告系 别 : 机 械 与 电 子 工 程 系 专 业 : 电 子 信 息 班 号 : 10 电 信 学 生 姓 名 : 王 肖 肖 学 生 学 号 : 1011202430 设 计 ( 论 文 ) 题 目 : 数 字 频 率 计设 计 指 导 教 师 : 丁 琳 设 计 地 点 : 财 经 职 业 技 术 学 院 起 迄 日 期 : 2024.09.06~2024.11.23 毕 业 设 计 ( 论 文 ) 任 务 书专 业 电 子 信 息 班 级 10 电 信 王 肖 肖 一、课题名称: 数字频率计设计 二、主要技术指标:1 、频率围在 0Hz—999999Hz 。 2 、用六个数码管显示,采纳 8 段译码器。 3 、不用显示计数的过程,只要显示最终的结果。 4 、设有 Hz 与 KHz 两档。 5 、结果用十进制数显示。 三、工作容和要求:1 、以 EDA 工具为开发平台,利用 VHDL 硬件描述语言,采纳自顶向下和基于库的设计 ,这 样不但可以不必了解硬件结构的设计,从而还能使系统大简化,并提高了整体的性能和可靠性。 2 、用 VHDL 在 CPLD 器件上实现一种数字频率计测频系统,能够用十进制数码管显示被测信号 的频率,这样不仅能够测量频率,还可以测量其他的物理量,具有体积小、可靠性高和功耗低的特点。 四、主要参考文献: 1 、《 EDA 技术与项目训练》 2 、《电子测量技术》 3 、焕文,续,电子测量(第二版),中国计量(中) 学 生(签名) 年 月 日 指 导 老师(签名) 年 月 日 教研室主任(签名) 年 月 日系 主 任(签名) 年 月 日毕 业 设 计 ( 论 文 ) 开 题 报 告设 计 ( 论文 ) 题 目数字频率计设计一、选题的背景和意义: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。本设计中使用的就是直接测频法。 数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。随着现场可编程门阵列FPGA的广泛应用,以EDA 工具作为开发手段,运用VHDL等硬件描述语言,将使整个...